首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 并行

CompactPCI總線實現(xiàn)并行數(shù)據(jù)采集系統(tǒng)

  • CompactPCI總線實現(xiàn)并行數(shù)據(jù)采集系統(tǒng),針對產(chǎn)業(yè)控制系統(tǒng)的要求,先容了一種基于Compact PCI總線的數(shù)據(jù)采集系統(tǒng),可以實現(xiàn)對模擬信號、串行數(shù)字信號和并行數(shù)字信號的采集。結(jié)合DSP芯片TSM320F2812和PCI接口芯片PCI9054的性能特點,具體討論了采集系統(tǒng)的硬件
  • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  并行  實現(xiàn)  總線  CompactPCI  

基于FPGA PCI的并行計算平臺實

  • 基于FPGA PCI的并行計算平臺實,本文介紹的基于PCI總線的FPGA計算平臺的系統(tǒng)實現(xiàn):通過在PC機上插入擴展PCI卡,對算法進行針對并行運算的設(shè)計,提升普通PC機對大計算量數(shù)字信號的處理速度。本設(shè)計采用5片F(xiàn)PGA芯片及相關(guān)周邊芯片設(shè)計實現(xiàn)這一并行高速
  • 關(guān)鍵字: 計算  平臺  并行  PCI  FPGA  基于  

基于共享存儲器的多處理機并行快速通信

  • 摘要:本文提出了當(dāng)多處理機系統(tǒng)工作時,為了實現(xiàn)快速有效的通信,采用使多處理器共享存儲囂方案。IDT7134雙口RAM是本方案選擇的共享存儲器。針對該方案,本文給出了接口電路的硬件設(shè)計和軟件設(shè)計。在接口電路設(shè)計中
  • 關(guān)鍵字: 快速  通信  并行  處理機  共享  存儲器  基于  

高速并行光互聯(lián)技術(shù)及其應(yīng)用

  • 并行光互連技術(shù)  伴隨著數(shù)字化的進程,數(shù)據(jù)的處理、存儲和傳輸?shù)玫搅孙w速的發(fā)展。高帶寬的需求使得短距互聯(lián)成了系統(tǒng)發(fā)展的瓶頸。受損耗和串?dāng)_等因素的影響,基于銅線的電互聯(lián)的高帶寬情況下的傳輸距離受到了限制,
  • 關(guān)鍵字: 及其  應(yīng)用  技術(shù)  互聯(lián)  并行  高速  

FIR并行濾波器設(shè)計

  • FIR并行濾波器設(shè)計,數(shù)字濾波器可以濾除多余的噪聲,擴展信號頻帶,完成信號預(yù)調(diào),改變信號的特定頻譜分量,從而得到預(yù)期的結(jié)果。數(shù)字濾波器在DVB、無線通信等數(shù)字信號處理中有著廣泛的應(yīng)用。在數(shù)字信號處理中,傳統(tǒng)濾波器通過高速乘法累
  • 關(guān)鍵字: 設(shè)計  濾波器  并行  FIR  

單片機并行擴展口在小型漢字顯示屏中的應(yīng)用

  • 【摘 要】 結(jié)合開發(fā)漢字LED顯示屏與教授單片機課程的體會,介紹一種利用單片機8031的并行擴展口構(gòu)成小型漢字LED顯示屏的方法。
    關(guān)鍵詞:并行口擴展 單片機 漢字LED顯示
      
    1 引 言
      在車站、機場、商
  • 關(guān)鍵字: 顯示屏  應(yīng)用  漢字  小型  并行  擴展  單片機  

降低任何嵌入式設(shè)計的體積和成本的常用方法是使用具有較少I/O引腳的通信總線。雖然從并行總線發(fā)展到串行總線可明顯減小體積和降低成本,但是從一種串行總線發(fā)展為另一種具有較少引腳的串行總線也很有用。用串行總線替代并行總線時,傳輸速度是一個關(guān)鍵參數(shù)。在小體積是最重要參數(shù)的設(shè)計中,使用具有較少引腳的串行總線很有優(yōu)勢。單片機集成超過12種不同的串行接口,本文將討論各串行接口的優(yōu)缺點。

  • 降低任何嵌入式設(shè)計的體積和成本的常用方法是使用具有較少I/O引腳的通信總線。雖然從并行總線發(fā)展到串行總線可明顯減小體積和降低成本,但是從一種串行總線發(fā)展為另一種具有較少引腳的串行總線也很有用。用串行總線替代并行總線時,傳輸速度是一個關(guān)鍵參數(shù)。在小體積是最重要參數(shù)的設(shè)計中,使用具有較少引腳的串行總線很有優(yōu)勢。單片機集成超過12種不同的串行接口,本文將討論各串行接口的優(yōu)缺點。,降低任何嵌入式設(shè)計的體積和成本的常用方法是使用具有較少I/O引腳的通信總線。雖然從并行總線發(fā)展到串行總線可明顯減小體積和降低成本,但是
  • 關(guān)鍵字: 總線  串行  具有  體積  并行  使用  降低  發(fā)展  接口  參數(shù)  

一種計算微波電路的并行算法

  • FDTD-Diakoptics將復(fù)雜的微波電路分割為若干較為簡單的子電路,使用有限時域差分方法(FDTD)獨立求解每個子電路的時域特性,使用并行算法連接各子電路,最終得到整個電路的特性.本方法適用于結(jié)構(gòu)復(fù)雜、規(guī)模較大的微波
  • 關(guān)鍵字: 算法  并行  電路  微波  計算  

基于單片機的多機并行通訊系統(tǒng)

  • 在一些復(fù)雜的系統(tǒng)中,系統(tǒng)與分系統(tǒng)、分系統(tǒng)與設(shè)備等之間存在數(shù)據(jù)的傳遞問題,往往采用通信的方式來解決。由于分系統(tǒng)、沒備等通信波特率的不同,特別是一些特殊波特率設(shè)備的存在,使得系統(tǒng)中設(shè)備間的相互通信不易實現(xiàn)
  • 關(guān)鍵字: 通訊系統(tǒng)  并行  單片機  基于  

基于閃爍存儲器的DSP并行引導(dǎo)裝載方法

  • 基于閃爍存儲器的DSP并行引導(dǎo)裝載方法,TMS3.0VC5409 是TI公司推出的第一代的高性能、低價位、低功耗數(shù)字信號處理器(DSP)。與現(xiàn)在流行的TMS320C5409相比,性能提高了60%,功耗效率提高了 50%。它的應(yīng)用對象大多是要求能脫機運行的內(nèi)嵌式系統(tǒng),如機頂盒(
  • 關(guān)鍵字: 引導(dǎo)  裝載  方法  并行  DSP  閃爍  存儲器  基于  

高速并行RS解碼器

  • 高速并行RS解碼器,  1 引言  Reed-Solomon(簡稱RS)碼是差錯控制領(lǐng)域中一類重要的線性分組碼,具有較強的糾正突發(fā)錯誤和隨機錯誤的能力,廣泛應(yīng)用于各種差錯控制領(lǐng)域。RS解碼器可在FPGA或ASIC上實現(xiàn)IP核。但目前國內(nèi)RS編碼速度約為
  • 關(guān)鍵字: 解碼器  RS  并行  高速  

基于打印機并行接口的數(shù)據(jù)采集系統(tǒng)

  • 基于打印機并行接口的數(shù)據(jù)采集系統(tǒng),  方案分析  在不影響原有設(shè)備正常工作的前提下,完成并行打印機的數(shù)據(jù)采集功能,考慮有以下2種方案:  (1)在數(shù)據(jù)輸出到打印紙后,利用掃描儀識別打印紙上的數(shù)據(jù),并將識別后的數(shù)據(jù)輸入到管理PC機的數(shù)據(jù)管理軟
  • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  接口  并行  打印機  基于  

基于流水線技術(shù)的并行高效FIR濾波器設(shè)計

  • 摘要:基于流水線技術(shù),利用FPGA進行并行可重復(fù)配置高精度的FIR濾波器設(shè)計。使用VHDL可以很方便地改變?yōu)V波器的系數(shù)和階數(shù)。在DSP中采用這種FIR濾波器的設(shè)計方法可以充分發(fā)揮FPGA的優(yōu)勢。數(shù)字濾波器可以濾除多余的噪聲
  • 關(guān)鍵字: FIR  流水線技術(shù)  并行  濾波器設(shè)計    

有源和無源濾波器混合并行方案在鐵路牽引站諧波治理工程中的應(yīng)用

  • 1 研制慨況 圖1 混合型補償裝置電路結(jié)構(gòu)  在并聯(lián)式混合型補償裝置中,有源濾波器的主回路采用效率高、損耗小的電壓源脈寬調(diào)制(PWM)逆變器,有源濾波器的作用主要是產(chǎn)生補償諧波電流的電流IC,無源濾波器主要用于補
  • 關(guān)鍵字: 諧波  治理  工程  應(yīng)用  牽引  鐵路  濾波器  混合  并行  方案  

FPGA的并行多通道激勵信號產(chǎn)生模塊

  • 本文以并行多通道信號產(chǎn)生模型為依據(jù),設(shè)計并實現(xiàn)了以FPGA為核心器件的并行多通道信號產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計和多通道波形產(chǎn)生模塊設(shè)計。通過模塊測試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行多通道激勵信號的能力。
  • 關(guān)鍵字: FPGA  并行  多通道  激勵    
共97條 4/7 |‹ « 1 2 3 4 5 6 7 »

并行介紹

您好,目前還沒有人創(chuàng)建詞條并行!
歡迎您創(chuàng)建該詞條,闡述對并行的理解,并與今后在此搜索并行的朋友們分享。    創(chuàng)建詞條

相關(guān)主題

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473