首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 軟核

基于PLB總線的H.264整數(shù)變換量化軟核的設(shè)計

  • 提出了在FPGA上實現(xiàn)H.264中整數(shù)變換量化的方法,設(shè)計了基于動態(tài)數(shù)據(jù)寬度和流水線技術(shù)的軟核(IP),在處理速度和硬件資源方面分別進行優(yōu)化。此軟核作為PowerPC的一個硬件加速模塊在Xilinx Virtex-ⅡPRO中進行了驗證。
  • 關(guān)鍵字: 動態(tài)數(shù)據(jù)寬度  流水線  軟核  

基于FPGA軟核的參數(shù)可變的壓力測試系統(tǒng)設(shè)計

  • 在爆炸場壓力測試中,沖擊波超壓峰值隨著彈藥的當(dāng)量和到爆心距離的變化十分顯著。傳統(tǒng)測試系統(tǒng)的測試參數(shù)難以更改,靈活性差,往往需要重新設(shè)計電路以滿足不同測試要求。為了提高測試系統(tǒng)的靈活性及電路復(fù)用性,設(shè)計了基于可配置FPGA軟核的測試系統(tǒng)。通過調(diào)用并修改可移植軟核,以實現(xiàn)系統(tǒng)的快速設(shè)計,通過靈活設(shè)置測試參數(shù)完成不同測試任務(wù)。對系統(tǒng)準(zhǔn)確性進行了驗證,應(yīng)用到靜爆試驗中,有效獲得了壓力數(shù)據(jù)。
  • 關(guān)鍵字: FPGA  軟核  沖擊波  存儲測試  

充分發(fā)揮PicoBlaze微控制器的優(yōu)勢

  • 眾多FPGA 應(yīng)用均可通過使用簡單的軟核處理器來簡化時序控制結(jié)構(gòu)的生成,從而深受其益。作者:Adam P. Taylore2v公司工程系統(tǒng)負(fù)責(zé)人aptaylor@theiet.orgPicoBlaze 是一款結(jié)構(gòu)緊湊的8 位軟核微控制器,F(xiàn)PGA工程師可在
  • 關(guān)鍵字: PicoBlaze    軟核  

基于Nios II 軟核處理器的SD卡接口設(shè)計(二)

  • 基于Nios II 軟核處理器的SD卡接口設(shè)計(二),接上文基于Nios II 軟核處理器的SD卡接口設(shè)計(一) 2.1 SD卡初始化在對SD 卡進行讀/寫之前,必須知道卡的類型、卡的容量、卡的大小等信息。具體來說,初始化函數(shù)主要完成以下工作:(1) 微處理器(這里指Nios II)復(fù)位
  • 關(guān)鍵字: SD  接口  設(shè)計  處理器  軟核  Nios  II  基于  

基于Nios II 軟核處理器的SD卡接口設(shè)計(一)

  • 基于Nios II 軟核處理器的SD卡接口設(shè)計(一), 摘要:隨著FPGA的低成本化和整合資源的不斷增強,F(xiàn)PGA在整個嵌入式市場中的份額在不斷增加?;贔PGA的NiosII軟核以其高度的設(shè)計靈活性和完全可定制性在現(xiàn)今電子產(chǎn)品設(shè)計及工業(yè)控制中扮演著重要的角色。此外,以SD卡
  • 關(guān)鍵字: SD  接口  設(shè)計  處理器  軟核  Nios  II  基于  

PicoBlaze軟核的仿真與調(diào)試

  • 引言PicoBlaze是Xilinx公司為Virtex、Spartan系列FPGA和CoolRunnerII系列CPLD設(shè)計的8位嵌入式處理器軟核。PicoBlaze嵌入式處理器具有高達44~100 MIPS的指令執(zhí)行速度,并具有效率高、占用資源少等優(yōu)點,可以方便地嵌
  • 關(guān)鍵字: PicoBlaze  軟核  仿真  調(diào)試    

軟核、固核、硬核在FPGA中的概念分析

  • 從IP核的提供方式上,通常將其分為軟核、固核和硬核這3類。從完成IP核所花費的成本來講,硬核代價最大;從使用靈活性來講,軟核的可復(fù)用使用性最高。1. 軟核(Soft IP Core)軟核在EDA 設(shè)計領(lǐng)域指的是綜合之前的寄存器傳
  • 關(guān)鍵字: FPGA  軟核  概念  分析    

基于NiosII軟核處理器的步進電機接口設(shè)計

  • 摘要:NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應(yīng)高速運動圖像采集,提出...
  • 關(guān)鍵字: SOPC  步進電機  硬件描述語言  軟核  

基于NiosII軟核處理器的步進電機接口設(shè)計

  • 摘要:NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應(yīng)高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設(shè)計,使用verilog HDL語言完成該接口設(shè)計,最后通過Ouart
  • 關(guān)鍵字: 電機  接口  設(shè)計  步進  處理器  NiosII  軟核  基于  

基于Nios Ⅱ軟核的人臉檢測系統(tǒng)設(shè)計

  • 引言人臉檢測跟蹤是計算機視覺中十分重要的研究領(lǐng)域,正受到越來越多的關(guān)注。傳統(tǒng)基于PC平臺的人臉檢測跟蹤系統(tǒng)體積大,不能滿足便攜的要求,更不適合露天使用;而采用通用的DSP芯片組成的系統(tǒng),外圍電路較復(fù)雜,設(shè)計
  • 關(guān)鍵字: Nios  軟核  人臉檢測  系統(tǒng)設(shè)計    

基于Nios II軟核的內(nèi)河航標(biāo)監(jiān)控系統(tǒng)設(shè)計

  • 摘要 闡述了基于NiosⅡ軟核的內(nèi)河航標(biāo)監(jiān)控系統(tǒng)的設(shè)計方法,及AD7862控制電路的VHDL設(shè)計。從系統(tǒng)的角度提出航標(biāo)監(jiān)控系統(tǒng)的完整設(shè)計方案,給出基于Nios II的航標(biāo)監(jiān)控終端硬件設(shè)計框圖,并得到在Modesim中進行仿真的結(jié)果
  • 關(guān)鍵字: 航標(biāo)  監(jiān)控系統(tǒng)  設(shè)計  內(nèi)河  軟核  Nios  II  基于  

基于FPGA軟核的高速數(shù)據(jù)采集系統(tǒng)設(shè)計

  • 為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計軟核,使用VHDL語言對軟核進行模塊化設(shè)計。介紹了數(shù)據(jù)采集系統(tǒng)的硬件電路、USB固件程序、USB驅(qū)動程序以及LabVIEW上位機的設(shè)計。該數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)可移植性強,有利于縮短同類型系統(tǒng)設(shè)計研發(fā)周期。
  • 關(guān)鍵字: FPGA  軟核  高速數(shù)據(jù)  采集    

基于Microblaze軟核FSL總線的門光子計數(shù)器設(shè)計與實

  • 摘要:門光子計數(shù)器是量子光學(xué)實驗中單光子探測常用的數(shù)據(jù)采集設(shè)備,用于收集單光子探測器探測到的單個光子信號。由于不同的場合需要用到不同的計數(shù)模式,商用的計數(shù)器往往難以滿足具體的需求,或者造成采集效率低下
  • 關(guān)鍵字: Microblaze  FSL  軟核  門光子    

8位RISC MCU IP軟核仿真的新方法

  • 8位RISC MCU IP軟核仿真的新方法, 本文提出的建立虛擬指令存儲器模塊對MCU IP核仿真的方案和自動生成指令測試文件的方法,大大提高了MCU IP核仿真和驗證的效率。此方法不僅對本文中MCU IP核的仿真和驗證有效,也可用于同類中其它IP核的仿真和驗證。例如當(dāng)對MCU進行升級設(shè)計、擴展尋址范圍或指令寬度時,只要修改仿真文件和轉(zhuǎn)化程序的相關(guān)參數(shù)即可。
  • 關(guān)鍵字: 真的  方法  軟核  IP  RISC  MCU  8位  

Leon3軟核的FPGA SelectMap接口配置設(shè)計

  • 摘要:與通常采用外圍的CPLD器件和CPU來產(chǎn)生配置接口控制邏輯的方法不同,本文設(shè)計了采用嵌入到FPGA的Leon3開源CPU軟核來控制實現(xiàn)Virtex系列FPGA的SelectMap接口配置的方法,可將其應(yīng)用于對FPGA芯片的在線配置。該方
  • 關(guān)鍵字: SelectMap  Leon3  FPGA  軟核    
共33條 1/3 1 2 3 »

軟核介紹

前不久,Altera 正式推出了Nios II系列32位RSIC嵌入式處理器。Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA中實現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件也將支持Nios I [ 查看詳細 ]

熱門主題

軟核    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473