首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld-jtag接口

CPLD在嵌入式系統(tǒng)與CAN總線網(wǎng)絡(luò)通信中的應(yīng)用

  •   1.引言   可編程邏輯器件PLD(Programmable logic Device)就是由用戶進(jìn)行編程實(shí)現(xiàn)所需邏輯功能的數(shù)字專用集成電路ASIC??删幊踢壿嬈骷诂F(xiàn)代電子工程設(shè)計(jì)中得到了廣泛應(yīng)用。它是在PAL,GAL等邏輯器件的基礎(chǔ)上發(fā)展起來的,具有高密度,高速度,低功耗體系結(jié)構(gòu)和邏輯單元,靈活以及運(yùn)用范圍寬等特點(diǎn),同時還具有設(shè)計(jì)周期短,制造成本低,開發(fā)工具先進(jìn),標(biāo)準(zhǔn)產(chǎn)品無需測試,質(zhì)量穩(wěn)定及可實(shí)時布線檢驗(yàn)等優(yōu)點(diǎn)。   現(xiàn)場總線技術(shù)廣泛應(yīng)用于工業(yè)和軍用測控局域網(wǎng)中,它可以實(shí)現(xiàn)較遠(yuǎn)距離、較快速度的
  • 關(guān)鍵字: CPLD  

基于CPLD的聲發(fā)射信號傳輸系統(tǒng)設(shè)計(jì)

  •   聲發(fā)射技術(shù)是光纖傳感技術(shù)和聲發(fā)射技術(shù)相結(jié)合的產(chǎn)物,是目前聲發(fā)射技術(shù)的發(fā)展趨勢。它將高靈敏度聲發(fā)射傳感器安裝于受力構(gòu)件表面以形成一定數(shù)目的傳感器陣列,實(shí)時接收和采集來自于材料缺陷的聲發(fā)射信號,進(jìn)而通過對這些聲發(fā)射信號的識別、判斷和分析來對材料損傷缺陷進(jìn)行檢測研究并對構(gòu)件強(qiáng)度、損傷、壽命等進(jìn)行分析和研究。   在實(shí)際的構(gòu)件檢測中,現(xiàn)場聲源信號通常是在100~800 khz之間的微弱高頻信號,而且材料損傷檢測、聲發(fā)射源定位往往需要多個傳感器形成傳感器陣列,而聲發(fā)射信號的數(shù)據(jù)傳輸系統(tǒng)必須達(dá)到640 mbps
  • 關(guān)鍵字: CPLD 信號   

用DSP實(shí)現(xiàn)CPLD多方案現(xiàn)場可編程配置

  •   1 總體描述 ??   系統(tǒng)中的DSP采用TI公司的定點(diǎn)數(shù)字信號處理器TMS320C5402。它采用4總線4級流水線的增強(qiáng)型哈佛結(jié)構(gòu),處理速度為100MIPS;具有片內(nèi)4K×16位的ROM和16K×16位的DARAM, 2個多通道緩沖串行口(McBSP),1個直接存儲控制器(DMA)等片內(nèi)外圍電路;外部可擴(kuò)展至1M×16位存儲空間,芯片采用3.3V電源電壓。 ??   TMS320C5402的多通道緩沖串行口(mu
  • 關(guān)鍵字: DSP CPLD  

基于CPLD的超聲相控陣相控發(fā)射與同步系統(tǒng)的實(shí)現(xiàn)

  • 研制的超聲相控陣實(shí)驗(yàn)系統(tǒng)采用數(shù)字方式控制各陣元的超聲發(fā)射延時,能夠得到很高的精度和穩(wěn)定性。闡明該系統(tǒng)各陣元間的發(fā)射同步這一重要環(huán)節(jié)的實(shí)現(xiàn)方法。
  • 關(guān)鍵字: CPLD  超聲相控陣  相控  發(fā)射    

基于CPLD的卷積碼編解碼器的設(shè)計(jì)

  • 本文闡述了卷積碼編解碼器的基本工作原理,在MAX+PLUS2軟件平臺上,給出了利用復(fù)雜可編程邏輯器件設(shè)計(jì)的(2,1,6)卷積碼編解碼器電路,并進(jìn)行了編譯和波形仿真。
  • 關(guān)鍵字: CPLD  卷積碼  編解碼器    

基于CPLD控制的通用視頻采集模塊

CPLD開發(fā)板和FPGA開發(fā)板的區(qū)別

  • ?????市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開發(fā)板,其實(shí)只有兩個大類,CPLD開發(fā)板和FPGA開發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)
  • 關(guān)鍵字: CPLD  FPGA  開發(fā)板  嵌入式系統(tǒng)  單片機(jī)  嵌入式  

CPLD通用寫入器設(shè)計(jì)與開發(fā)

  • 在本文中,我們將通過對CPLD的發(fā)展、結(jié)構(gòu)、應(yīng)用和設(shè)計(jì)等方面的認(rèn)知,了解CPLD的基本原理,并設(shè)計(jì)出CPLD脫機(jī)編程寫入器的電路圖。
  • 關(guān)鍵字: CPLD  寫入器    

半導(dǎo)體業(yè)界領(lǐng)袖08新視點(diǎn) 低功耗是一種優(yōu)勢

  •   Altera公司產(chǎn)品和企業(yè)市場副總裁DannyBiran   低功耗是一種戰(zhàn)略優(yōu)勢   在器件的新應(yīng)用上,F(xiàn)PGA功耗和成本結(jié)構(gòu)的改進(jìn)起到了非常重要的作用。Altera針對低功耗,同時對體系結(jié)構(gòu)和生產(chǎn)工藝進(jìn)行改進(jìn),使我們的高端StratixIIIFPGA能夠用于高性能計(jì)算領(lǐng)域,而低成本CycloneIIIFPGA用于軟件無線電,MaxIIZCPLD則適合便攜式應(yīng)用。   在生產(chǎn)工藝方面,Altera在很大程度上受益于和TSMC的合作。這種緊密的合作關(guān)系使Altera能夠在CycloneIII中充
  • 關(guān)鍵字: 處理器  FPGA  CPLD  嵌入式  

基于AVR的VGA顯示和激光打印系統(tǒng)

  • 摘要:用ATMEGA128單片機(jī)結(jié)合CPLD實(shí)現(xiàn)了對VGA顯示器和激光打印機(jī)的控制,完成了在VGA顯示器上實(shí)時顯示字符和圖形的功能,并控制激光打印機(jī)實(shí)現(xiàn)了屏幕信息的打印輸出。本設(shè)計(jì)克服了單片機(jī)系統(tǒng)顯示和打印功能薄弱的缺點(diǎn),為擴(kuò)大其應(yīng)用范圍奠定了基礎(chǔ),同時也為其他嵌入式系統(tǒng)的信息輸出提供了一種解決方案。 關(guān)鍵詞:VGA控制器;PCL命令語言;激光打?。籆PLD   隨著集成電路制造技術(shù)的不斷發(fā)展,MCU、ARM、DSP等微控制器、微處理器的性能急劇提高,但是輸出功能,尤其是顯示和打印功能仍然比較薄弱
  • 關(guān)鍵字: VGA控制器  PCL命令語言  激光打印  CPLD  MCU和嵌入式微處理器  

基于CPLD的電池管理系統(tǒng)雙CAN控制器的設(shè)計(jì)

  •   電池管理系統(tǒng)是混合動力汽車中重要的電子控制單元,具有保障電池正常、可靠和高效工作的作用,是電池與用電設(shè)備之間的橋梁。在研制以及批量生產(chǎn)過程中都需要對其內(nèi)部控制參數(shù)進(jìn)行離線或在線匹配標(biāo)定,而電池管理系統(tǒng)需要采集和處理大量的數(shù)據(jù),本文選用TMS320LF2407作為標(biāo)定用CAN控制器。作為電動汽車上的一個CAN節(jié)點(diǎn),需要接收整車發(fā)來的CAN消息來執(zhí)行對外部繼電器、風(fēng)扇以及電池等器件的控制命令,本文選用SJA1000。   雙CAN硬件電路和CPLD邏輯設(shè)計(jì)   雙CAN硬件電路設(shè)計(jì)   TMS320
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  CAN  CPLD  電池管理  MCU和嵌入式微處理器  

Altera新的MAX IIZ CPLD在便攜式應(yīng)用中實(shí)現(xiàn)了零功耗

  •   Altera公司宣布新的零功耗MAX® IIZ CPLD進(jìn)一步擴(kuò)展了其低功耗可編程邏輯解決方案產(chǎn)品組合,該器件是專門針對解決便攜式應(yīng)用市場的功耗、封裝和價格限制而設(shè)計(jì)開發(fā)的。和相競爭的傳統(tǒng)宏單元CPLD相比,MAX IIZ器件具有6倍的密度和3倍的I/O資源優(yōu)勢,以相同甚至更低的功耗滿足了設(shè)計(jì)人員對各種功能的需求,同時大大降低了電路板面積。MAX IIZ器件為業(yè)界最流行的CPLD系列增加了零功耗和超小型封裝型號,使手持式設(shè)備和其他便攜式應(yīng)用能夠充分發(fā)揮CPLD的諸多優(yōu)勢——包括靈活性、產(chǎn)品快速
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  CPLD  MAX  MCU和嵌入式微處理器  

基于AD7892SQ和CPLD的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

  •   引 言   本系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計(jì)了一個多路信號采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語言Verilog HDL編程,通過采用CPLD使數(shù)據(jù)采集的實(shí)時性得到提高。   1 硬件設(shè)計(jì)   針對多路信號的采集,本系統(tǒng)采用4/8通道ADG508A模擬多路復(fù)用器對檢測的信號進(jìn)行選擇,CMOS高速放大器LF156對選中的信號進(jìn)行放大,AD7892SQ實(shí)現(xiàn)信號的A/D轉(zhuǎn)換,CPLD完成控制功能。電路如圖1所示。   
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  AD7892SQ  CPLD  數(shù)據(jù)采集  MCU和嵌入式微處理器  

異步通信起始位正確檢測的VHDL實(shí)現(xiàn)

  •   摘要: 基于FPGA/CPLD的UART設(shè)計(jì)眾多,本文分析了3倍頻采樣方法存在的不足,同時分析了16倍頻采樣對起始位檢測的可靠性,并給出相關(guān)的VHDL硬件描述語言程序代碼。   關(guān)健詞: 異步數(shù)據(jù);UART;FPGA/CPLD;VHDL   概述   隨著電子設(shè)計(jì)自動化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應(yīng)用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以EDA技術(shù)作為開發(fā)手段,用一塊
  • 關(guān)鍵字: 0711_A  雜志_設(shè)計(jì)天地  嵌入式系統(tǒng)  單片機(jī)  異步數(shù)據(jù)  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

微機(jī)保護(hù)控制接口裝置的CPLD抗干擾設(shè)計(jì)

  •   引 言   微機(jī)保護(hù)裝置是指微機(jī)系統(tǒng)構(gòu)成的數(shù)字式繼電保護(hù)裝置。在我國煤礦井下高壓(6kV)供電系統(tǒng)中,絕大多數(shù)屬于變壓器中性點(diǎn)絕緣運(yùn)行方式(三相三線制),通過動力電纜送電。煤礦井下環(huán)境惡劣,空間狹窄,動力電纜長期處在潮濕、淋水、腐蝕的環(huán)境中,散熱條件差,絕緣性能易下降,經(jīng)常發(fā)生單相漏電或單相接地故障。這種故障引起正常相電壓升高,若不及時斷電,會造成多相短路,迫使供電中斷,并使電力故障進(jìn)一步擴(kuò)大。高壓防爆開關(guān)微機(jī)保護(hù)裝置是安裝在高壓防爆開關(guān)中,對井下電纜和用電設(shè)備的單相漏電或單相接地、短路、過流、絕緣
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  CPLD  CPU  數(shù)字濾波  
共781條 47/53 |‹ « 44 45 46 47 48 49 50 51 52 53 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473