dds-s1 文章 進(jìn)入dds-s1技術(shù)社區(qū)
制作一個(gè)基于STC15W4K48S4設(shè)計(jì)手機(jī)控制AD9850信號(hào)發(fā)生器的設(shè)計(jì)方案
- 制作一個(gè)基于STC15W4K48S4設(shè)計(jì)手機(jī)控制AD9850信號(hào)發(fā)生器的設(shè)計(jì)方案-任何發(fā)射機(jī)或接收機(jī)都需要一個(gè)源。這個(gè)源可以是RC振蕩器、LC振蕩器、晶體振蕩器、鎖相環(huán)頻率合成器或DDS直接數(shù)字頻率合成器。而DDS直接數(shù)字頻率合成器是近10幾年的新興方案??v觀各種DDS芯片,數(shù)美國ADI公司的AD9850性價(jià)比最高。市面上滿天飛的一款DDS信號(hào)發(fā)生器就是采用此款芯片。出于成本和占有量的考慮,決定率先開發(fā)配套此款DDS信號(hào)發(fā)生器的控制板。本控制板硬件使用最新版STC的51系列單片機(jī)STC15W4K48S4。
- 關(guān)鍵字: dds ad9850 振蕩器
基于FPGA和DDS技術(shù)的軟件無線電可控?cái)?shù)字調(diào)制器的設(shè)計(jì)
- 本系統(tǒng)在分析數(shù)字調(diào)制技術(shù)和DDS原理的基礎(chǔ)上,詳述了一種基于FPGA的DSP技術(shù)和DDS技術(shù)的適合于軟件無線電使用的可控?cái)?shù)字調(diào)制器的設(shè)計(jì)過程,并在系統(tǒng)中進(jìn)行了功能驗(yàn)證。此調(diào)制器以FPGA硬件平臺(tái)為核心,可實(shí)現(xiàn)ASK,F(xiàn)SK,PSK,QAM等調(diào)制方式,靈活性強(qiáng)。
- 關(guān)鍵字: 數(shù)字調(diào)制技術(shù) 軟件無線電 DDS
基于DSP+FPGA技術(shù)的高精度程控交流電源的實(shí)現(xiàn)
- 介紹了一種基于DSP+FPGA芯片技術(shù)的高精度程控交流電源的實(shí)現(xiàn)方法,利用FPGA實(shí)現(xiàn)了任意波形發(fā)生功能,并對(duì)功率逆變等電路進(jìn)行了詳細(xì)的分析和設(shè)計(jì),最后給出了實(shí)驗(yàn)結(jié)果以及相關(guān)波形。
- 關(guān)鍵字: 任意波形發(fā)生 諧波 DDS
基于FPGA的流水線結(jié)構(gòu)DDS多功能信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 在應(yīng)用FPGA進(jìn)行DDS系統(tǒng)設(shè)計(jì)過程中,選擇芯片的運(yùn)行速度優(yōu)化和資源利用優(yōu)化常常是相互矛盾的,從發(fā)展趨勢(shì)和運(yùn)算要求看,系統(tǒng)速度指標(biāo)的意義比面積指標(biāo)更趨重要。基于此,介紹了一種流水線結(jié)構(gòu)來優(yōu)化傳統(tǒng)的相位累加器,在QuartusⅡ開發(fā)環(huán)境下搭建系統(tǒng)模型、仿真及下載,并采用嵌入式邏輯分析儀分析和驗(yàn)證了實(shí)驗(yàn)結(jié)果。該系統(tǒng)可以完成多位頻率控制字的累加,能夠產(chǎn)生正弦波、方波和三角波,具有良好的實(shí)時(shí)性。
- 關(guān)鍵字: 流水線相位累加器 DDS FPGA
基于FPGA的雙路可移相任意波形發(fā)生器
- 本文論述了利用用FPGA來開發(fā)DDS函數(shù)發(fā)生器的總體設(shè)計(jì)思路,詳細(xì)討論了任意波形產(chǎn)生、頻率精確調(diào)整、雙路移相輸出、PWM調(diào)制波產(chǎn)生、D/A轉(zhuǎn)換與濾波電路、鍵盤與顯示等諸方面軟硬件實(shí)現(xiàn)方法。 整個(gè)設(shè)計(jì)
- 關(guān)鍵字: DDS 任意波形發(fā)生器 FPGA
如何預(yù)測(cè)直接數(shù)字頻率合成器(DDS)輸出頻譜中主相位截?cái)嚯s散的頻率和幅度
- 現(xiàn)代直接數(shù)字頻率合成器(DDS)通常利用累加器和數(shù)字頻率調(diào)諧字(FTW)在累加器輸出端產(chǎn)生周期性的N位數(shù)字斜坡(見圖1)。 此數(shù)字斜坡可依據(jù)公式1定義DDS的輸出頻率(fO),其中fS為DDS采樣速率(或系統(tǒng)時(shí)鐘頻率)。
- 關(guān)鍵字: 直接數(shù)字頻率合成器 DDS FTW
遙測(cè)信號(hào)模擬源的設(shè)計(jì)及實(shí)現(xiàn)

- 遙測(cè)信號(hào)模擬源是多通道信號(hào)發(fā)生器,模擬彈載組件,輸出模擬及數(shù)字信號(hào)供遙測(cè)艙采集,以判斷遙測(cè)艙是否正常。本設(shè)計(jì)基于DDS及數(shù)字可編程技術(shù),采用DAC芯片AD5312、運(yùn)放,RS422、429、LVDS等接口芯片,編寫FPGA模塊,最終實(shí)現(xiàn)多達(dá)100路模擬電壓及40路數(shù)字信號(hào)輸出,并可在計(jì)算機(jī)上通過網(wǎng)絡(luò)進(jìn)行參數(shù)配置。該信號(hào)源輸出信號(hào)種類多,參數(shù)配置靈活方便,可滿足多個(gè)遙測(cè)組件的測(cè)試需求。
- 關(guān)鍵字: 遙測(cè) 信號(hào)源 DDS AD5312 測(cè)試 201706
Cadence推出用于早期軟件開發(fā)的FPGA原型驗(yàn)證平臺(tái)Protium S1
- 楷登電子(美國?Cadence?公司)今日發(fā)布全新基于FPGA的Protium??S1原型驗(yàn)證平臺(tái)。借由創(chuàng)新的實(shí)現(xiàn)算法,平臺(tái)可顯著提高工程生產(chǎn)效率。Protium?S1與Cadence??Palladium??Z1企業(yè)級(jí)仿真平臺(tái)前端一致,初始設(shè)計(jì)啟動(dòng)速度較傳統(tǒng)FPGA原型平臺(tái)提升80%。Protium?S1采用Xilinx??Virtex??UltraScale??FPGA技術(shù),設(shè)計(jì)容量比上一代平臺(tái)提升
- 關(guān)鍵字: Cadence Protium S1
DDS-11A型實(shí)驗(yàn)室電導(dǎo)率儀使用方法
- 電導(dǎo)率儀是實(shí)驗(yàn)室電導(dǎo)率測(cè)量?jī)x表,它能測(cè)定一般液體和高純水的電導(dǎo)率電導(dǎo)率儀是食品廠、飲用水廠辦理QS、HACCP認(rèn)證的必備檢驗(yàn)設(shè)備
- 關(guān)鍵字: DDS-11A型實(shí)驗(yàn)室電導(dǎo)率
是否對(duì)得起旗艦之名?酷派改變者S1拆機(jī)評(píng)測(cè)

- 上月下旬,酷派發(fā)布了新款旗艦機(jī)“改變者S1”(Changer S1),號(hào)稱聲音、影像、出行、續(xù)航、游戲等領(lǐng)域都有全新變革?! 】崤筛淖冋逽1采用7.5毫米一體金屬機(jī)身,恒合金、暗夜黑、流光黑三種配色,5.5寸1080p屏幕,4/6GB內(nèi)存,64/128GB存儲(chǔ),指紋識(shí)別,USB Type-C接口,雙卡雙待,安卓6.0.1操作系統(tǒng)?! r(jià)格方面,4GB+64GB音樂尊享版2499元,恒合金/暗夜黑;6GB+64GB標(biāo)準(zhǔn)版2699元,恒合金/暗夜黑;6GB+128GB限量版3199元,
- 關(guān)鍵字: 酷派 S1
dds-s1介紹
您好,目前還沒有人創(chuàng)建詞條dds-s1!
歡迎您創(chuàng)建該詞條,闡述對(duì)dds-s1的理解,并與今后在此搜索dds-s1的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dds-s1的理解,并與今后在此搜索dds-s1的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
