首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp/bios

TMS320VC5402 DSP并行8bit EPROM引導(dǎo)裝載方法研究

  • TMS320VC5402(以下簡(jiǎn)稱(chēng)C5402)是德州儀器公司(TI)推出的性?xún)r(jià)比極高的16bit定點(diǎn)數(shù)字信號(hào)處理器(DSP),操作速率可達(dá)100MIPS,它的內(nèi)部資源配置為用戶(hù)構(gòu)造系統(tǒng)提供了很大便利。 C5402芯片配置有4K
  • 關(guān)鍵字: DSP  EPROM  TMS320VC5402  單片機(jī)  嵌入式系統(tǒng)  

2007年,SEED獲得北京市科委頒發(fā)的軟件企業(yè)認(rèn)定證書(shū)

  •   2007年,獲得北京市科委頒發(fā)的軟件企業(yè)認(rèn)定證書(shū)。
  • 關(guān)鍵字: SEED  DSP  

2007年德州儀器公司大陸-臺(tái)灣兩岸高校DSP大獎(jiǎng)賽

  • 德州儀器(TI)在中國(guó)從2003年至今己成功舉辦了兩屆TI DSP大獎(jiǎng)賽,有超過(guò)千名相關(guān)專(zhuān)業(yè)的大學(xué)生和研究生參加了大獎(jiǎng)賽,展示出了當(dāng)代大學(xué)生和研究生的高超的數(shù)字信號(hào)處理的理論和實(shí)踐水平。為了進(jìn)一步提升DSP在高校中的應(yīng)用開(kāi)發(fā)水平,德州儀器決定舉辦2007年TI DSP大獎(jiǎng)賽。 1、競(jìng)賽宗旨: ----鼓勵(lì)中國(guó)的大學(xué)生熟練掌握先進(jìn)的數(shù)字信號(hào)處理系統(tǒng)設(shè)計(jì)技術(shù),激勵(lì)理工專(zhuān)業(yè)的學(xué)生使用TI的DSP產(chǎn)品,對(duì)算法和系統(tǒng)進(jìn)行創(chuàng)新性的設(shè)計(jì),培養(yǎng)大學(xué)生的創(chuàng)新能力、協(xié)作精神和理論聯(lián)系實(shí)際的學(xué)風(fēng),促進(jìn)校際之間在DSP系統(tǒng)科
  • 關(guān)鍵字: DSP  TI  大獎(jiǎng)賽  

DSP的聲控電子記事本的設(shè)計(jì)與實(shí)現(xiàn)

  • 語(yǔ)音識(shí)別及語(yǔ)音編解碼技術(shù)經(jīng)過(guò)幾十年的發(fā)展,已經(jīng)日趨成熟,步入實(shí)用化階段。語(yǔ)音識(shí)別技術(shù)已開(kāi)始應(yīng)用于電話查詢(xún)服務(wù)、智能玩具、PDA、家用電器、通信、工業(yè)控制、語(yǔ)言學(xué)習(xí)等應(yīng)用領(lǐng)域;其于碼激勵(lì)線性預(yù)測(cè)(CELP)技術(shù)的語(yǔ)音編解碼算法也因其音質(zhì)好,壓縮比大而在通信和數(shù)字錄音設(shè)備中獲得了廣泛應(yīng)用。   語(yǔ)音輸入方式與手寫(xiě)輸入方式相比,具有操作簡(jiǎn)便、查找方便、識(shí)別準(zhǔn)確率高等優(yōu)點(diǎn)。省去了大量的輸入時(shí)間,降低了信息檢索的復(fù)雜度。本文所介紹的聲控電子記事本系統(tǒng)將語(yǔ)音識(shí)別和語(yǔ)音編解碼在同一片DSP芯片上實(shí)現(xiàn),用語(yǔ)音方式代替
  • 關(guān)鍵字: DSP  聲控  

利用以太網(wǎng)硬件在環(huán)路實(shí)現(xiàn)高帶寬DSP仿真

  • 通常情況下,在設(shè)計(jì)基于FPGA的大型信號(hào)處理系統(tǒng)的時(shí)候,設(shè)計(jì)人員往往需要進(jìn)行費(fèi)時(shí)費(fèi)力的仿真。以Xilinx System Generator for DSP為代表的FPGA設(shè)計(jì)工具,通過(guò)提供可靠的硬件在環(huán)接口(該接口可以直接將FPGA硬件置入設(shè)計(jì)仿真),來(lái)解決這種問(wèn)題。 通過(guò)在硬件上模擬部分設(shè)計(jì),這些接口可以大大提高仿真的速度——通??梢蕴岣咭粋€(gè)甚至多個(gè)數(shù)量級(jí)。使用硬件在環(huán)還可以讓設(shè)計(jì)人員實(shí)時(shí)進(jìn)行FPGA硬件調(diào)試和驗(yàn)證。 System Generator for DSP 可以為多類(lèi)FPGA開(kāi)發(fā)平臺(tái)提供
  • 關(guān)鍵字: DSP  單片機(jī)  仿真  高帶寬  嵌入式系統(tǒng)  通訊  網(wǎng)絡(luò)  無(wú)線  

基于CPCI總線架構(gòu)設(shè)計(jì)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)

  • 摘要:  本文主要介紹了基于CPCI 總線設(shè)計(jì)的實(shí)時(shí)信號(hào)處理業(yè)務(wù)所需的一種專(zhuān)用設(shè)備平臺(tái)。關(guān)鍵詞: CPCI BUS;平臺(tái);實(shí)時(shí)信號(hào)處理;DSP+FPGA 系統(tǒng)設(shè)計(jì)DSP+FPGA混用設(shè)計(jì)為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。業(yè)務(wù)板以FPGA為處理核心,實(shí)現(xiàn)數(shù)字視頻信號(hào)的實(shí)時(shí)圖像處理,DSP實(shí)現(xiàn)了部分的圖像處理算法和FPGA的控制邏輯,并響應(yīng)中斷,實(shí)現(xiàn)數(shù)據(jù)通信和存儲(chǔ)實(shí)時(shí)信號(hào)。首先,本系統(tǒng)要求DSP可以滿(mǎn)足算法控制結(jié)構(gòu)復(fù)雜、運(yùn)算速度高、尋址靈
  • 關(guān)鍵字: 0704_A  BUS  CPCI  DSP+FPGA  單片機(jī)  平臺(tái)  嵌入式系統(tǒng)  實(shí)時(shí)信號(hào)處理  雜志_設(shè)計(jì)天地  

DSP程序構(gòu)造的加密體制

  • 目前,DSP以其卓越的性能、獨(dú)有的特點(diǎn),已經(jīng)成為通信、計(jì)算機(jī)、消費(fèi)類(lèi)電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件。同時(shí),隨著對(duì)知識(shí)產(chǎn)權(quán)的重視,在利用DSP進(jìn)行產(chǎn)品設(shè)計(jì)時(shí),如何保護(hù)自己的成果,防止破譯者竊取,也成為設(shè)計(jì)者工作在一個(gè)重要方面[1,2]。如果產(chǎn)品大批量生產(chǎn),那么可以利用掩膜技術(shù)等工藝將操作程序及數(shù)據(jù)寫(xiě)入芯片,使它們不能被讀出,達(dá)到保護(hù)的效果。對(duì)于還沒(méi)有形成規(guī)模的產(chǎn)品,使用這樣的方法就會(huì)使成本大大增加。因此,本文提出一種方法,利用3DES、Geffe發(fā)生器和MD5等算法,構(gòu)造一種加密體制,來(lái)保護(hù)DSP程序。 1
  • 關(guān)鍵字: DSP  單片機(jī)  加密  嵌入式系統(tǒng)  

SYNPLICITY推出面向ASIC設(shè)計(jì)綜合引擎DSP ASIC版軟件

  • SYNPLICITY 公司日前宣布推出最新 Synplify DSP ASIC版,進(jìn)一步豐富了其旗下的 ESL 軟件系列。在該公司致力于提供各種技術(shù)獨(dú)立的解決方案這一發(fā)展戰(zhàn)略的引導(dǎo)下,新型 Synplify® DSP ASIC 版軟件將幫助用戶(hù)根據(jù)算法級(jí)設(shè)計(jì)的要求自動(dòng)開(kāi)發(fā)高質(zhì)量 RTL 代碼,以適應(yīng) FPGA 或 ASIC 器件的需求。 S
  • 關(guān)鍵字: ASIC  DSP  SYNPLICITY  消費(fèi)電子  EDA  IC設(shè)計(jì)  消費(fèi)電子  

重慶交通大學(xué)計(jì)算機(jī)通訊學(xué)院TI DSP實(shí)驗(yàn)室成立

  • 重慶交通大學(xué)計(jì)算機(jī)通訊學(xué)院TI DSP聯(lián)合實(shí)驗(yàn)室是TI在重慶地區(qū)大學(xué)掛牌的第三家聯(lián)合實(shí)驗(yàn)室(前兩家為:重慶大學(xué)和重慶郵電大學(xué)),該校領(lǐng)導(dǎo)對(duì)實(shí)驗(yàn)室的建設(shè)極為重視,前期投入了專(zhuān)向資金并對(duì)實(shí)驗(yàn)室產(chǎn)品的采購(gòu)進(jìn)行了多方選擇,最終選擇了合眾達(dá)30套三DSP教學(xué)實(shí)驗(yàn)箱SEED-DTK多DSP教學(xué)實(shí)驗(yàn)箱作為該實(shí)驗(yàn)室DSP唯一的教學(xué)科研設(shè)備, 在此衷心感謝重慶交通大學(xué)校領(lǐng)導(dǎo)以及將相關(guān)老師們對(duì)合眾達(dá)電子的大力支持與信任,同時(shí)合眾達(dá)電子對(duì)該實(shí)驗(yàn)室的成功建立表示衷心祝賀!       重慶
  • 關(guān)鍵字: DSP  TI  重慶交通大學(xué)  

基于51主控的lP電話設(shè)計(jì)

  • 引 言 IP電話是利用國(guó)際互聯(lián)網(wǎng)Internet為語(yǔ)音傳輸?shù)拿浇?,?shí)現(xiàn)語(yǔ)音通信的一種全新的通信技術(shù)。其通信費(fèi)用的低廉(有人稱(chēng)之為廉價(jià)電話),節(jié)省帶寬;智能化;開(kāi)放的體系結(jié)構(gòu);多媒體業(yè)務(wù)的集成。IP電話網(wǎng)絡(luò)支持語(yǔ)音、數(shù)據(jù)、圖像的傳輸,為將來(lái)全面提供多媒體業(yè)務(wù)打下了基礎(chǔ)。IP電話是未來(lái)“三網(wǎng)合一”的一項(xiàng)服務(wù),有望成為下一代電信基礎(chǔ)設(shè)施結(jié)構(gòu)的核心,使未來(lái)各電信業(yè)務(wù)綜合在同一IP網(wǎng)絡(luò)上成為可能,導(dǎo)致語(yǔ)音、數(shù)據(jù)、圖像的融合和未來(lái)電信市場(chǎng)的重組,并帶來(lái)新的經(jīng)濟(jì)模式和價(jià)值鏈。IP電話的主要特點(diǎn)是語(yǔ)音在Intenet
  • 關(guān)鍵字: AC48801  DSP  lP電話  通訊  網(wǎng)絡(luò)  無(wú)線  

2007年,SEED與美國(guó)Tektronic簽訂了正式代理協(xié)議業(yè)務(wù)

  •   2007年,與美國(guó)Tektronic簽訂了正式代理協(xié)議業(yè)務(wù),積極推廣FPGA大學(xué)計(jì)劃。
  • 關(guān)鍵字: SEED  DSP  

網(wǎng)絡(luò)多媒體設(shè)計(jì)的成功取決于精心選擇恰當(dāng)?shù)腄SP

  •   為網(wǎng)絡(luò)多媒體應(yīng)用選擇一個(gè)恰當(dāng)數(shù)字信號(hào)處理器(DSP)是一項(xiàng)很復(fù)雜的工作。首先,必須在當(dāng)前和近期業(yè)界接口的需求環(huán)境下對(duì)處理器的內(nèi)核體系結(jié)構(gòu)和外圍設(shè)備配置進(jìn)行透徹的分析。其次,為了防止出現(xiàn)帶寬瓶頸問(wèn)題,了解多媒體數(shù)據(jù)(例如,視頻、圖象、音頻和分組數(shù)據(jù))如何流過(guò)一個(gè)基于DSP的系統(tǒng)是至關(guān)重要的。另外,了解造成最低標(biāo)準(zhǔn)臨界實(shí)現(xiàn)和魯棒性解決方案之間的差別的各種系統(tǒng)屬性(包括DMA和存儲(chǔ)器訪問(wèn))也是很有幫助的。   為網(wǎng)絡(luò)多媒體應(yīng)用選擇處理器取決于系統(tǒng)設(shè)計(jì)對(duì)性能和連通性要求。許多應(yīng)用同時(shí)采用微控制器(MCU)和
  • 關(guān)鍵字: DSP  單片機(jī)  美國(guó)模擬器件公司  嵌入式系統(tǒng)  

基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究

  •  1 電磁干擾(EMI)分析       1.1 電磁干擾的概念及途徑      電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱(chēng)之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類(lèi)。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾
  • 關(guān)鍵字: DSP  變頻  電磁干擾  

基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)

  • 介紹了一種基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)方案,以高性能數(shù)字信號(hào)處理器ADSP—BF535作為核心,結(jié)合現(xiàn)場(chǎng)可編程門(mén)陣列FPGA,實(shí)現(xiàn)了實(shí)時(shí)數(shù)字圖像處理。       小波分析是近年迅速發(fā)展起來(lái)的新興學(xué)科,與Fourier分析和Gabor變換相比,小波變換是時(shí)間(空間)頻率的局部化分析,它通過(guò)伸縮平移運(yùn)算對(duì)信號(hào)逐步進(jìn)行多尺度細(xì)化,最終達(dá)到高頻處時(shí)間細(xì)分和低頻處頻率細(xì)分,能自動(dòng)適應(yīng)時(shí)頻信號(hào)分析的要求,從而可聚焦到信號(hào)的任意細(xì)節(jié).解決了Fourier分
  • 關(guān)鍵字: DSP  FPGA  小波圖像處理  

嵌入式目標(biāo)模塊在DSP系統(tǒng)開(kāi)發(fā)中的應(yīng)用

  • 引言隨著電子技術(shù)的不斷進(jìn)步,特別是3C(計(jì)算機(jī)、通信、消費(fèi)電子)的飛速發(fā)展,電子設(shè)備日趨數(shù)字化、小型化和集成化,嵌入式芯片逐漸成為設(shè)計(jì)開(kāi)發(fā)人員的首選。DSP作為嵌入式芯片的典型代表之一,在信息產(chǎn)業(yè)領(lǐng)域得到了廣泛應(yīng)用。DSP雖然為3C產(chǎn)品的開(kāi)發(fā)提供了很好的硬件支撐平臺(tái),但設(shè)計(jì)者仍得花費(fèi)一定的時(shí)間去掌握DSP內(nèi)部各種寄存器的正確設(shè)置、軟件編程方法以及控制算法設(shè)計(jì),這必然會(huì)增大產(chǎn)品開(kāi)發(fā)難度,延長(zhǎng)產(chǎn)品開(kāi)發(fā)周期,從而影響開(kāi)發(fā)效率。Matlab公司最新推出的針對(duì)DSP應(yīng)用控制系統(tǒng)而開(kāi)發(fā)的嵌入式目標(biāo)模塊Embedded
  • 關(guān)鍵字: CCS  DSP  單片機(jī)  嵌入式系統(tǒng)  模塊  
共3948條 228/264 |‹ « 226 227 228 229 230 231 232 233 234 235 » ›|

dsp/bios介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp/bios!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp/bios的理解,并與今后在此搜索dsp/bios的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

DSP/BIOS    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473