首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fbs-pld

使用PLD的三相正弦波發(fā)生器

  • 使用本設(shè)計(jì)實(shí)例中的電路可以開發(fā)并實(shí)現(xiàn)一臺(tái)輕型、無噪聲、廉價(jià)的三相、60Hz正弦波電壓發(fā)生器。盡管其目標(biāo)是用于測(cè)試電源控制器的電路,但它也可以用于需要具有120deg;相對(duì)相位差的三個(gè)正弦波的其它應(yīng)用。IC1是一只2
  • 關(guān)鍵字: PLD  三相  正弦波發(fā)生器    

PLC和PLD的區(qū)別與聯(lián)系

  • 可編程控制器(Programmable Controller)是計(jì)算機(jī)家族中的一員,是為工業(yè)控制應(yīng)用而設(shè)計(jì)制造的。早期的可編程控制器稱作可編程邏輯控制器(Programmable Logic CONtroller),簡(jiǎn)稱PLC,它主要用來代替繼電器實(shí)現(xiàn)邏輯控制
  • 關(guān)鍵字: PLC  PLD    

ISP型PLD的圖像處理系統(tǒng)硬件設(shè)計(jì)

  • 引言隨著圖像處理技術(shù)應(yīng)用的普及,其應(yīng)用范圍越來越廣。在醫(yī)學(xué)、軍事、公安等領(lǐng)域,特別是近些年在工業(yè)自動(dòng)化、工業(yè)檢測(cè)方面得到廣泛應(yīng)用。目前的圖像處理系統(tǒng)大多采用計(jì)算機(jī)加上視頻采集卡和攝像頭來構(gòu)成其硬件系統(tǒng)
  • 關(guān)鍵字: ISP  PLD  圖像處理系統(tǒng)  硬件設(shè)計(jì)    

固定邏輯與可編程邏輯PLD的區(qū)別

  • 邏輯器件可分類兩大類 - 固定邏輯器件和可編程邏輯器件。一如其名,固定邏輯器件中的電路是永久性的,它們完成一種或一組功能 -- 一旦制造完成,就無法改變。另一方面,可編程邏輯器件(PLD)是能夠?yàn)榭蛻籼峁┓秶鷱V泛的
  • 關(guān)鍵字: PLD  固定邏輯  可編程邏輯    

采用FPGA解決DSP設(shè)計(jì)難題

閥門簡(jiǎn)易控制

簡(jiǎn)析PLD的分類及其優(yōu)點(diǎn)

  • 本文主要描述可編程邏輯器件的類型及其優(yōu)點(diǎn),希望能給初學(xué)者們一點(diǎn)幫助。可編程邏輯器件的英文全稱為:programmable logic device 即PLD。PLD是做為一種通用集成電路產(chǎn)生的,它的邏輯功能按照用戶對(duì)器件編程來確定。
  • 關(guān)鍵字: PLD  分類    

嵌入式應(yīng)用設(shè)計(jì)模式

  • 簡(jiǎn)介 首先介紹嵌入式應(yīng)用的概念,接著闡述軟件開發(fā)和硬件設(shè)計(jì)的方法和發(fā)展趨勢(shì)。開發(fā)軟件的使用從匯編語(yǔ)言→C ...
  • 關(guān)鍵字: C語(yǔ)言  RTOS  SOC  PLD  VHDL平臺(tái)    

采用MachXO的PLD控制開發(fā)技術(shù)設(shè)計(jì)

  • 采用MachXO的PLD控制開發(fā)技術(shù)設(shè)計(jì),MachXO PLD是非易失的可以無限次重新配置的可編邏輯器件PLD),具有256-2280個(gè)查找表(LUT),73-271個(gè)I/O,多達(dá)27.6Kb sysMEM嵌入?yún)^(qū)塊RAM,多達(dá)7.7Kb分布式RAM,可編程的sysIOtrade;緩沖器支持LVCMOS 3.3/2.5/1.8/
  • 關(guān)鍵字: 開發(fā)技術(shù)  設(shè)計(jì)  控制  PLD  MachXO  采用  

用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程

  • 用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程為:  1.文本編輯:用任何文本編輯器都可以進(jìn)行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件  2.功能仿真:將文件調(diào)入HDL仿真
  • 關(guān)鍵字: 完整  流程  PLD/FPGA  開發(fā)  語(yǔ)言  VHDL/VerilogHD  

詳細(xì)講解Vivado設(shè)計(jì)套件帶來的益處

Protel 99 se之PLD設(shè)計(jì)

  • Protel Advanced PLD是融合于Protel集成開發(fā)環(huán)境的一個(gè)高效、通用的可編程邏輯器件設(shè)計(jì)工具,為邏輯器件設(shè)計(jì)提供了許多方便快捷的設(shè)計(jì)手段。Protel Advanced PLD包含三個(gè)專為PLD設(shè)計(jì)工作定制的EDA/Client服務(wù)器:文本
  • 關(guān)鍵字: Protel  PLD  99    

基于PLD與AVR總線通信接口VHDL設(shè)計(jì)與實(shí)現(xiàn)

  • 1、引言嵌入式系統(tǒng)在日常生活中的大量使用,人們也對(duì)其性能和速度提出了更高的要求。微控制器和可編程邏輯器 ...
  • 關(guān)鍵字: PLD  AVR  總線通信  VHDL  

對(duì)PLD進(jìn)行邊界掃描(JTAG)故障診斷

  • 對(duì)PLD進(jìn)行邊界掃描(JTAG)故障診斷,IEEE 1149.1標(biāo)準(zhǔn)規(guī)定的邊界掃描技術(shù)是針對(duì)復(fù)雜數(shù)字電路而制定的。標(biāo)準(zhǔn)中的自治測(cè)試技術(shù)現(xiàn)已成為數(shù)字系統(tǒng)可測(cè)性設(shè)計(jì)的主流。在利用邊界掃描技術(shù)對(duì)芯片印刷電路板進(jìn)行測(cè)試時(shí),單芯片與多芯片電路板雖有相同點(diǎn),但也有不
  • 關(guān)鍵字: JTAG  PLD  邊界掃描  故障診斷    

基于PLD的矩陣鍵盤狀態(tài)機(jī)控制

  • 講講FPGA中矩陣鍵盤的應(yīng)用了。這個(gè)思維和電路在FPGA中有所不同,在此,在此做詳細(xì)解釋,Bingo用自己設(shè)計(jì)的成熟的代碼作為案例,希望對(duì)你有用。一、FPGA矩陣鍵盤電路圖在FPGA中的電路,與單片機(jī)雷同,如下所示:在上電
  • 關(guān)鍵字: PLD  矩陣鍵盤    
共154條 4/11 |‹ « 2 3 4 5 6 7 8 9 10 11 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473