首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

學(xué)習(xí)FPGA需要注意的幾個重要問題

  • 學(xué)習(xí)FPGA需要注意的幾個重要問題-如何學(xué)好FPGA呢,很多人很困惑,多數(shù)停留在基礎(chǔ)位置徘徊,我就這方面問題給大家談幾點自己的看法。
  • 關(guān)鍵字: FPGA  數(shù)字電路  HDL語言  

使用Signal Tap II采集到的數(shù)據(jù)進(jìn)行Matlab仿真

  • 使用Signal Tap II采集到的數(shù)據(jù)進(jìn)行Matlab仿真-在使用FPGA進(jìn)行無線通信或者進(jìn)行信號處理時,一般按照這樣的步驟進(jìn)行
  • 關(guān)鍵字: FPGA  Matlab仿真  SignalTapII  

FPGA專家教您如何在FPGA設(shè)計中使用HLS

  • FPGA專家教您如何在FPGA設(shè)計中使用HLS-Luke Miller并非一開始就是HLS(高層次綜合)的倡導(dǎo)者。在使用早期的工具版本的時候,他似乎有過一些糟糕的經(jīng)歷。
  • 關(guān)鍵字: FPGA  HLS  

深度學(xué)習(xí)算法有望在FPGA和超級計算機(jī)上運行

  • 深度學(xué)習(xí)算法有望在FPGA和超級計算機(jī)上運行-由NSF資助的一個研究項目,目前正在研究如何使用RDMA高性能連接器將深度學(xué)習(xí)算法在FPGA和跨系統(tǒng)之間運行;另一個由Andrew Ng和兩個超算專家牽頭的項目,則希望把模型放在超級計算機(jī)上,給它們一個Python接口。
  • 關(guān)鍵字: FPGA  深度學(xué)習(xí)  人工智能  

不可錯過的400Gbps以太網(wǎng)演示

  • 不可錯過的400Gbps以太網(wǎng)演示-在那里,毫無疑問你會駐足在賽靈思展位前(# 23)觀看一個基于賽靈思Virtex UltraScale VU095 FPGA評估板VCU109的Spirent 400G以太網(wǎng)測試系統(tǒng),該系統(tǒng)連接四個100Gbps的住友電工 CFP4 LR4光模塊。
  • 關(guān)鍵字: 賽靈思  FPGA  光模塊  

一個FPGA中現(xiàn)在可集成多少32位RISC處理器?

  • 一個FPGA中現(xiàn)在可集成多少32位RISC處理器?-Jan Gray是在FPGA中集成32位RISC處理器的專家,他寫了一篇博客叫作FPGA CPU 新聞,副標(biāo)題為 “使用FPGA開發(fā)并行計算機(jī)體系架構(gòu)”。
  • 關(guān)鍵字: FPGA  RISC處理器  

基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎

  • 基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎-博主Greg Ferro在其Ethereal Mind網(wǎng)頁上發(fā)布了一則關(guān)于 Corsa Technology簡短博客信息,提到Corsa公司制作了一對基于FPGA開放流程的SDN轉(zhuǎn)發(fā)引擎。Ferro同時簡單討論了此引擎是否適用于WANs網(wǎng)絡(luò)。
  • 關(guān)鍵字: SDN  FPGA  WAN  

嵌入式視覺系統(tǒng)的構(gòu)建模塊

  • 嵌入式視覺系統(tǒng)的構(gòu)建模塊-在本文中我們將會介紹嵌入式視覺系統(tǒng)的高級元素;如何簡便快捷地使用軟件 API 和 IP 庫構(gòu)建嵌入式視覺系統(tǒng),如何把算法開發(fā)的增值部分添加到圖像處理鏈中。
  • 關(guān)鍵字: FPGA  嵌入式  

片內(nèi)時鐘的組合思路和設(shè)計技巧

  • 片內(nèi)時鐘的組合思路和設(shè)計技巧-我們都知道,當(dāng)奇數(shù)個反相器串聯(lián)在一起,并且把最后一級的輸出反饋給第一級的輸入時,在邏輯上會產(chǎn)生震蕩,這樣的電路結(jié)構(gòu)通常被稱為Ring OSC。
  • 關(guān)鍵字: FPGA  RingOSC  片內(nèi)時鐘  

DTU產(chǎn)品在橋隧監(jiān)測系統(tǒng)中的應(yīng)用

  • DTU產(chǎn)品在橋隧監(jiān)測系統(tǒng)中的應(yīng)用-橋梁的應(yīng)變監(jiān)測系統(tǒng)中主要的部分就是橋梁應(yīng)力信號的采集控制,通過對橋梁結(jié)構(gòu)的應(yīng)力監(jiān)測系統(tǒng)特點進(jìn)行詳細(xì)分析基礎(chǔ)上,,將FPGA嵌入式技術(shù)和無線網(wǎng)絡(luò)技術(shù)相結(jié)合,橋梁應(yīng)力采集模塊實現(xiàn)橋梁應(yīng)力數(shù)據(jù)采集以及A/D轉(zhuǎn)換,應(yīng)力數(shù)據(jù)經(jīng)串口到GPRS DTU,然后轉(zhuǎn)換為TCP/IP數(shù)據(jù)包,使用GPRSDTU通過GPRS 網(wǎng)絡(luò)傳送至Internet再發(fā)送數(shù)據(jù)到遠(yuǎn)端的Web服務(wù)器,從而實現(xiàn)橋梁應(yīng)力數(shù)據(jù)的實時遠(yuǎn)程檢測監(jiān)控。
  • 關(guān)鍵字: DTU產(chǎn)品  監(jiān)測系統(tǒng)  FPGA  嵌入式技術(shù)  

fpga最小系統(tǒng)設(shè)計和原理圖解析

  • fpga最小系統(tǒng)設(shè)計和原理圖解析- FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
  • 關(guān)鍵字: fpga  

fpga設(shè)計與應(yīng)用:智能小車設(shè)計方案

  • fpga設(shè)計與應(yīng)用:智能小車設(shè)計方案-整個系統(tǒng)由發(fā)送端(智能小車部分)和接收端(控制臺:控制和顯示部分)組成
  • 關(guān)鍵字: fpga  

FPGA的過去,現(xiàn)在和未來

  • FPGA的過去,現(xiàn)在和未來-自Xilinx在1984年創(chuàng)造出FPGA以來,這種可編程邏輯器件憑借性能、上市時間、成本、穩(wěn)定性和長期維護(hù)方面的優(yōu)勢,在通信、醫(yī)療、工控和安防等領(lǐng)域占有一席之地,在過去幾年也有極高的增長率。而進(jìn)入了最近兩年,由于云計算、高性能計算和人工智能的繁榮,擁有先天優(yōu)勢的FPGA的關(guān)注度更是到達(dá)了前所未有的高度。本文從基礎(chǔ)出發(fā)談及FPGA的過去、現(xiàn)在與未來。
  • 關(guān)鍵字: fpga  xilinx  英特爾  

FPGA應(yīng)用和設(shè)計要點詳細(xì)解析

  • FPGA應(yīng)用和設(shè)計要點詳細(xì)解析-FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小
  • 關(guān)鍵字: fpga  
共7926條 68/529 |‹ « 66 67 68 69 70 71 72 73 74 75 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473