首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+arm

FPGA設(shè)計(jì)開發(fā)軟件ISE使用技巧之:ISE軟件簡(jiǎn)介

  •   ISE軟件簡(jiǎn)介   Xilinx作為當(dāng)界上最大的FPGA/CPLD生產(chǎn)商之一,長(zhǎng)期以來一直推動(dòng)著FPGA/CPLD技術(shù)的發(fā)展。其開發(fā)的軟件也不斷升級(jí)換代,由早期的Foundation系列逐步發(fā)展到目前的ISE 9.x系列。   ISE是集成綜合環(huán)境的縮寫,它是Xillinx FPGA/CPLD的綜合性集成設(shè)計(jì)平臺(tái),該平臺(tái)集成了設(shè)計(jì)、輸入、仿真、邏輯綜合、布局布線與實(shí)現(xiàn)、時(shí)序分板、芯片下載與配置、功率分析等幾乎所有設(shè)計(jì)流程所需工具。   ISE系列軟件分為4個(gè)系列:WebPACK、BaseX、Fo
  • 關(guān)鍵字: FPGA  ISE  

基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計(jì)

  •   摘要   串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價(jià)格昂貴。   本方案是以CME最新的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CD
  • 關(guān)鍵字: 京微雅格  FPGA  

零基礎(chǔ)學(xué)FPGA(十一)一步一腳印之基于FIFO的串口發(fā)送機(jī)設(shè)計(jì)全流程及常見錯(cuò)誤詳解

  •   記得在上幾篇博客中,有幾名網(wǎng)友提出要加進(jìn)去錯(cuò)誤分析這一部分,那我們就從今天這篇文章開始加進(jìn)去我在消化這段代碼的過程中遇到的迷惑,與大家分享。   今天要寫的是一段基于FIFO的串口發(fā)送機(jī)設(shè)計(jì),之前也寫過串口發(fā)送的電路,這次寫的與上次的有幾分類似。這段代碼也是我看過別人寫過的之后,消化一下再根據(jù)自己的理解寫出來的,下面是我寫這段代碼的全部流程和思路,希望對(duì)剛開始接觸的朋友來說有一點(diǎn)點(diǎn)的幫助,也希望有經(jīng)驗(yàn)的朋友給予寶貴的建議。   首先來解釋一下FIFO的含義,F(xiàn)IFO就是First Input Fi
  • 關(guān)鍵字: FPGA  FIFO  

美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽

  •   1. 超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA   美高森美的超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA器件,無論在器件、設(shè)計(jì)和系統(tǒng)層次上的安全特性都比其他領(lǐng)先FPGA制造商更先進(jìn)。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級(jí)別器件中的最低功耗,高可靠性和最佳安全技術(shù),以期構(gòu)建高度差
  • 關(guān)鍵字: 美高森美  SmartFusion2  FPGA  

達(dá)芬奇技術(shù)在視頻和機(jī)器人方面應(yīng)用案例及技術(shù)文獻(xiàn)匯總

  •   本文介紹達(dá)芬奇技術(shù)的解讀文獻(xiàn)及應(yīng)用案例,供大家參考。   解讀達(dá)芬奇技術(shù)   達(dá)芬奇技術(shù)是一種數(shù)字圖像、視頻、語(yǔ)音、音頻信號(hào)處理的新平臺(tái),一經(jīng)推出,就受到熱烈歡迎,以其為基礎(chǔ)的應(yīng)用開發(fā)層出不窮。該技術(shù)是一種內(nèi)涵豐富的綜合體,包含達(dá)芬奇處理器、軟件、開發(fā)環(huán)境、算法庫(kù)和其他技術(shù)支持等。正因?yàn)樯婕暗募夹g(shù)面廣,因此有比較高的技術(shù)門檻。   視頻跟蹤算法在Davinci SOC上的實(shí)現(xiàn)與優(yōu)化   本文在基于雙核DM6446的系統(tǒng)平臺(tái)上,利用改進(jìn)后的跟蹤算法實(shí)現(xiàn)了智能目標(biāo)跟蹤系統(tǒng)。該算法可以成功跟蹤目標(biāo),
  • 關(guān)鍵字: DSP  ARM  DM6446  

基于OMAP3530平臺(tái)的車道線識(shí)別檢測(cè)的實(shí)現(xiàn)

  •   引言   本文采用ARM+DSP雙核架構(gòu)的OMAP3530系列的處理器,道路圖像處理部分由支持浮點(diǎn)運(yùn)算的DSP核來完成,圖像采集工作和系統(tǒng)的控制工作由ARM核來完成,這樣的作業(yè)分配提高了系統(tǒng)的實(shí)時(shí)性、集成性和可靠性。   車道線識(shí)別算法研究   本文提出的車道線識(shí)別算法的流程如下圖1所示,首先通過OV7670攝像頭捕獲道路圖像,然后按照流程圖中的步驟處理圖像,最后得到清晰的車道標(biāo)志線,為以后智能車輛路徑規(guī)劃和避障提供支持。   道路圖像灰度化   圖像灰度變換是對(duì)圖像像素進(jìn)行拉伸,從而擴(kuò)大圖
  • 關(guān)鍵字: OMAP3530  ARM  OV7670  

Wintel聯(lián)盟攜平板卷土重來?

  • 自上個(gè)世紀(jì)80年代起,微軟和英特爾為推動(dòng)PC產(chǎn)業(yè)的發(fā)展,組成了所謂的Wintel聯(lián)盟,即兩家公司在PC產(chǎn)業(yè)內(nèi)密切合作,以推動(dòng)Windows操作系統(tǒng)在基于英特爾CPU的PC機(jī)上運(yùn)行,掌握著計(jì)算機(jī)行業(yè)的大權(quán)。然而近年來,隨著移動(dòng)互聯(lián)網(wǎng)的發(fā)展,Wintel聯(lián)盟逐漸成為過去式。但去年下半年,Windows平板在國(guó)內(nèi)的銷量出現(xiàn)幾何級(jí)成長(zhǎng),微軟和英特爾同時(shí)發(fā)力,Wintel聯(lián)盟大有卷土重來之勢(shì)。
  • 關(guān)鍵字: Wintel  ARM  微軟  

FPGA時(shí)序約束的6種方法

  •   對(duì)自己的設(shè)計(jì)的實(shí)現(xiàn)方式越了解,對(duì)自己的設(shè)計(jì)的時(shí)序要求越了解,對(duì)目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對(duì)EDA工具執(zhí)行約束的效果越了解,那么對(duì)設(shè)計(jì)的時(shí)序約束目標(biāo)就會(huì)越清晰,相應(yīng)地,設(shè)計(jì)的時(shí)序收斂過程就會(huì)更可控。   下文總結(jié)了幾種進(jìn)行時(shí)序約束的方法。按照從易到難的順序排列如下:   0.核心頻率約束   這是最基本的,所以標(biāo)號(hào)為0.   1.核心頻率約束+時(shí)序例外約束   時(shí)序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時(shí)序約束
  • 關(guān)鍵字: FPGA  時(shí)序約束  

從硬件角度討論FPGA開發(fā)框架

  •   FPGA采用了邏輯單元陣列概念,內(nèi)部包括可配置邏輯模塊、輸出輸入模塊和內(nèi)部連線三個(gè)部分。每一塊FPGA芯片都是由有限多個(gè)帶有可編程連接的預(yù)定義源組成來實(shí)現(xiàn)一種可重構(gòu)數(shù)字電路。   長(zhǎng)久以來新型FPGA的功能和性能已經(jīng)為它們贏得系統(tǒng)中的核心位置,成為許多產(chǎn)品的主要數(shù)據(jù)處理引擎。   鑒于FPGA在如此多應(yīng)用中的重要地位,采取正式且注重方法的開發(fā)流程來處理FPGA設(shè)計(jì)比以往更加重要。該流程旨在避免開發(fā)周期后期因發(fā)現(xiàn)設(shè)計(jì)缺陷而不得不進(jìn)行費(fèi)時(shí)費(fèi)錢的設(shè)計(jì)修改,而且該缺陷還可能對(duì)項(xiàng)目進(jìn)度計(jì)劃、成本和質(zhì)量造成災(zāi)
  • 關(guān)鍵字: FPGA  

【從零開始走進(jìn)FPGA】美好開始——我流啊流啊流

  •   按照基于Windows的語(yǔ)言(C、C++、C#)等編程語(yǔ)言的初學(xué)入門教程,第一個(gè)歷程應(yīng)該是“Hello World!”的例程。但由于硬件上的驅(qū)動(dòng)難易程度,此例程將在在后續(xù)章程中推出。硬件工程師學(xué)習(xí)開發(fā)板的第一個(gè)例程:流水燈,一切美好的開始。   本章將會(huì)在設(shè)計(jì)代碼的同時(shí),講解Quartus II 軟件的使用,后續(xù)章節(jié)中只講軟件的思想,以及解決方案,不再做過多的累贅描述。   一、Step By Step 建立第一個(gè)工程   (1)建立第一個(gè)工程,F(xiàn)ile-New-New
  • 關(guān)鍵字: FPGA  Quartus II  

基于FPGA的跨時(shí)鐘域信號(hào)處理——MCU

  •   說到異步時(shí)鐘域的信號(hào)處理,想必是一個(gè)FPGA設(shè)計(jì)中很關(guān)鍵的技術(shù),也是令很多工程師對(duì)FPGA望而卻步的原因。但是異步信號(hào)的處理真的有那么神秘嗎?那么就讓特權(quán)同學(xué)和你一起慢慢解開這些所謂的難點(diǎn)問題,不過請(qǐng)注意,今后的這些關(guān)于異步信號(hào)處理的文章里將會(huì)重點(diǎn)從工程實(shí)踐的角度出發(fā),以一些特權(quán)同學(xué)遇到過的典型案例的設(shè)計(jì)為依托,從代碼的角度來剖析一些特權(quán)同學(xué)認(rèn)為經(jīng)典的跨時(shí)鐘域信號(hào)處理的方式。這些文章都是即興而寫,可能不會(huì)做太多的分類或者歸納,也有一些特例,希望網(wǎng)友自己把握。   另外,關(guān)于異步時(shí)鐘域的話題,推薦大家
  • 關(guān)鍵字: FPGA  MCU  

跨越鴻溝:同步世界中的異步信號(hào)

  •   只有最初級(jí)的邏輯電路才使用單一的時(shí)鐘。大多數(shù)與數(shù)據(jù)傳輸相關(guān)的應(yīng)用都有與生俱來的挑戰(zhàn),即跨越多個(gè)時(shí)鐘域的數(shù)據(jù)移動(dòng),例如磁盤控制器、CDROM/DVD 控制器、調(diào)制解調(diào)器、網(wǎng)卡以及網(wǎng)絡(luò)處理器等。當(dāng)信號(hào)從一個(gè)時(shí)鐘域傳送到另一個(gè)時(shí)鐘域時(shí),出現(xiàn)在新時(shí)鐘域的信號(hào)是異步信號(hào)。   在現(xiàn)代 IC、ASIC 以及 FPGA 設(shè)計(jì)中,許多軟件程序可以幫助工程師建立幾百萬門的電路,但這些程序都無法解決信號(hào)同步問題。設(shè)計(jì)者需要了解可靠的設(shè)計(jì)技巧,以減少電路在跨時(shí)鐘域通信時(shí)的故障風(fēng)險(xiǎn)。   基礎(chǔ)   從事多時(shí)鐘設(shè)計(jì)的第一
  • 關(guān)鍵字: FPGA   異步信號(hào)  FIFO   

零基礎(chǔ)學(xué)FPGA(十)初入江湖之i2c通信

  •   相信學(xué)過單片機(jī)的同學(xué)對(duì)I2C總線都不陌生吧,今天我們來學(xué)習(xí)怎么用verilog語(yǔ)言來實(shí)現(xiàn)它,并在FPGA學(xué)習(xí)版上顯示。   i2c總線在近年來微電子通信控制領(lǐng)域廣泛采用的一種新型的總線標(biāo)準(zhǔn),他是同步通信的一種特殊方式,具有接口少,控制簡(jiǎn)單,器件封裝形式小,通信速率高等優(yōu)點(diǎn)。在主從通信中,可以有多個(gè)i2c總線器件同時(shí)接到i2c總線上,所有與i2c兼容的器件都有標(biāo)準(zhǔn)的接口,通過地址來識(shí)別通信對(duì)象,使他們可以經(jīng)由i2c總線互相直接通信。   i2c總線由兩條線控制,一條時(shí)鐘線SCL,一條數(shù)據(jù)線SDA,這
  • 關(guān)鍵字: FPGA  i2c  verilog  

Xilinx宣布400萬邏輯單元元件出貨

  •   美商賽靈思(Xilinx)宣布400萬邏輯單元元件出貨,可提供等同于5,000萬以上ASIC邏輯閘,元件容量更比競(jìng)爭(zhēng)產(chǎn)品高出4倍。首批出貨的Virtex UltraScale VU440 FPGA是新一代ASIC及復(fù)雜的SOC原型設(shè)計(jì)與模擬仿真的好選擇。除了具備等同于5,000萬的ASIC邏輯閘及高I/O腳數(shù),Virtex UltraScale VU440 FPGA更運(yùn)用了UltraScale架構(gòu)的類ASIC時(shí)脈、新一代布線技術(shù)及各種邏輯模塊強(qiáng)化功能,提供元件使用率,適用于ASIC原型設(shè)計(jì)和大型模擬仿
  • 關(guān)鍵字: Xilinx  ARM  VU440  

ARM:64位架構(gòu)市場(chǎng)來臨 LTE手機(jī)更便宜

  •   在2013年分別由蘋果在iPhne 5s首度搭載64位元架構(gòu)設(shè)計(jì)的A7處理器,同時(shí)Qualcomm也在同年宣布推出旗下首款64位元架構(gòu)設(shè)計(jì)處理器Snapdragon 410之后,目前已經(jīng)有越來越多款中階價(jià)位手機(jī)已經(jīng)導(dǎo)入64位元架構(gòu),而以處理器架構(gòu)設(shè)計(jì)授權(quán)為主的ARM,稍早也預(yù)測(cè)2015年將有過半智慧型手機(jī)都將采用64位元架構(gòu)設(shè)計(jì),同時(shí)額外支援LTE通訊機(jī)能的機(jī)種售價(jià)也將低于70美元。        在先前訪談中,ARM方面便認(rèn)為基于更多記憶體定址能力、更高處理效率與效能表現(xiàn)等因素,
  • 關(guān)鍵字: ARM  64位  LTE  
共10101條 227/674 |‹ « 225 226 227 228 229 230 231 232 233 234 » ›|

fpga+arm介紹

您好,目前還沒有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473