首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> m-jpeg

基于DSP的JPEG圖像壓縮設(shè)計(jì)

  • 基于DSP的JPEG圖像壓縮設(shè)計(jì),一、引言     JPEG算法是一種數(shù)字圖像壓縮編碼算法,具有壓縮比例高、失真小的特點(diǎn),并已被確定為國際標(biāo)準(zhǔn)[1]。該標(biāo)準(zhǔn)被廣泛應(yīng)用于數(shù)碼相機(jī)、監(jiān)視系統(tǒng)、手機(jī)、可視電話等等諸多方面。它的應(yīng)用與實(shí)現(xiàn)不僅限于PC機(jī)
  • 關(guān)鍵字: 壓縮  設(shè)計(jì)  圖像  JPEG  DSP  基于  

TMS320C5409實(shí)現(xiàn)JPEG圖像壓縮系統(tǒng)設(shè)計(jì)

  • TMS320C5409實(shí)現(xiàn)JPEG圖像壓縮系統(tǒng)設(shè)計(jì),引言  隨著多媒體和網(wǎng)絡(luò)技術(shù)的發(fā)展,數(shù)字圖像大信息量的特點(diǎn)對圖像壓縮技術(shù)的要求越來越高,因此,專用高速數(shù)字信息處理技術(shù)成為發(fā)展的方向。TI推出的C5000系列DSP將數(shù)字信號(hào)處理器使信號(hào)處理系統(tǒng)的研究重點(diǎn)又回到
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  壓縮  圖像  實(shí)現(xiàn)  JPEG  TMS320C5409  

基于DSP Builder的JPEG靜態(tài)圖像壓縮算法的實(shí)現(xiàn)

  • 摘要:利用Altera公司提供的數(shù)字信號(hào)處理開發(fā)工具DSPBuilder和現(xiàn)代DSP技術(shù),在Matlab/Simulink環(huán)境中建立了...
  • 關(guān)鍵字: JPEG  圖像壓縮  

JPEG2000中5/3離散小波多層變換FPGA實(shí)現(xiàn)研究

  • 摘要:基于新一代圖像壓縮國際標(biāo)準(zhǔn)JPEG 2000,介紹一種快速、有效的多層5/3小渡變換的VLSI設(shè)計(jì)結(jié)構(gòu),該方法使用兩組一維變換實(shí)現(xiàn),用移位-相加代替乘法操作,整體設(shè)計(jì)采用了流水線設(shè)計(jì)。利用雙端口RAM和地址生成模塊
  • 關(guān)鍵字: JPEG  2000  FPGA  離散小波    

JPEG解碼器IP核的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:介紹了基于靜止圖像壓縮標(biāo)準(zhǔn)JPEG解碼器IP核的設(shè)計(jì)與實(shí)現(xiàn)。設(shè)計(jì)采用適于硬件實(shí)現(xiàn)的IDCT算法結(jié)構(gòu),通過增加運(yùn)算并行度和流水線技術(shù)相結(jié)合的方法以提高處理速度。根據(jù)Huffman碼流特點(diǎn),采用新的Huffman并行解碼硬
  • 關(guān)鍵字: 實(shí)現(xiàn)  設(shè)計(jì)  IP  解碼器  JPEG  

JPEG圖像硬件解碼低功耗設(shè)計(jì)

  • 分析了JPEG標(biāo)準(zhǔn)的壓縮/解壓縮算法,以VLSI方式實(shí)現(xiàn)了基于JPEG標(biāo)準(zhǔn)的解碼流程,在關(guān)鍵模塊――Huffman解碼、IDCT上進(jìn)行了算法級、結(jié)構(gòu)級和電路級等層次的綜合考慮,使其有更好的功耗代價(jià),使其能夠在圖像傳感器上得到應(yīng)用。通過測試平臺(tái)對其VLSI進(jìn)行了RTL級和門級的仿真。結(jié)果表明,功能符合需求。
  • 關(guān)鍵字: 功耗  設(shè)計(jì)  解碼  硬件  圖像  JPEG  

基于TMS320VC550的JPEG視頻壓縮系統(tǒng)的實(shí)現(xiàn)

  •  1 引言  隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
  • 關(guān)鍵字: 系統(tǒng)  實(shí)現(xiàn)  壓縮  視頻  TMS320VC550  JPEG  基于  視頻  

基于DSP的JPEG視頻壓縮系統(tǒng)的實(shí)現(xiàn)

  • 1 引言
    隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
  • 關(guān)鍵字: JPEG  DSP  視頻壓縮  系統(tǒng)    

JPEG 2000標(biāo)準(zhǔn)中MQ編碼器的VLSI結(jié)構(gòu)設(shè)計(jì)

  • 引 言
    JPEG 2000是為了彌補(bǔ)JPEG的不足而提出的新一代靜止圖像壓縮國際標(biāo)準(zhǔn)。其目標(biāo)是對多種類型的靜止圖像實(shí)現(xiàn)高效壓縮,并要求壓縮碼流具有較好的抗誤碼性能,用戶可對圖像進(jìn)行多種形式的累進(jìn)傳輸,還可以對壓
  • 關(guān)鍵字: JPEG  2000  VLSI  標(biāo)準(zhǔn)    

基于PXA255和JPEG壓縮算法的嵌入式視頻監(jiān)視系統(tǒng)

愛特梅爾CAP-STK增載JPEG圖像瀏覽器參考設(shè)計(jì)

  •   愛特梅爾公司 (Atmel® Corporation) 現(xiàn)已推出一款JPEG圖像瀏覽器參考設(shè)計(jì),移植于低成本的AT91CAP9A-STK入門工具包,專為愛特梅爾AT91CAP9S可定制微控制器而開發(fā)。當(dāng)CAP-STK通過USB設(shè)備端口連接主機(jī)PC時(shí),便可成為用于JPEG圖像的大容量存儲(chǔ)器。而在單獨(dú)運(yùn)行時(shí),CAP-STK使用巨有科技提供的JPEG解壓縮和顯示IP,然后映射進(jìn)仿真CAP金屬可編程 (MP) 模塊的FPGA中,從而對圖像進(jìn)行解壓縮,并顯示在VGA屏幕上。   愛特梅爾公司ASI
  • 關(guān)鍵字: Atmel  JPEG  CAP-STK  

基于小波變換的JPEG2000圖像壓縮編碼系統(tǒng)的仿真與

  •   引言  隨著多媒體技術(shù)的發(fā)展,出現(xiàn)了各種各樣的靜止圖像壓縮技術(shù),其中最成功的當(dāng)推JPEG標(biāo)準(zhǔn)。但由于有損壓縮的原因,傳統(tǒng)JPEG在許多對圖像質(zhì)量要求較高的應(yīng)用場合無法勝任。與傳統(tǒng)JPEG基于離散余弦變換不同,
  • 關(guān)鍵字: JPEG  2000  小波變換  圖像壓縮    

利用SoC平臺(tái)設(shè)計(jì)并驗(yàn)證MPEG-4/JPEG編解碼IP

  • 隨著硅工藝在幾何尺寸上的不斷縮小,芯片的設(shè)計(jì)者事實(shí)上能將所有系統(tǒng)功能整合在單一芯片上。許多芯片制造商和設(shè)計(jì)者在面對客戶對于多功能、低功耗、低成本及小型化的需求時(shí),認(rèn)為SoC的高集成度是解決問題的萬能藥方。不幸的是,設(shè)計(jì)的生產(chǎn)力跟不上摩爾定律的速度。
  • 關(guān)鍵字: MPEG-4/JPEG  解碼  IP  驗(yàn)證  設(shè)計(jì)  SoC  平臺(tái)  利用  編解碼器  

Motion JPEG視頻壓縮IP核的設(shè)計(jì)與實(shí)現(xiàn)

  •   引言   隨著多媒體技術(shù)及通信技術(shù)的快速發(fā)展,在嵌入式平臺(tái)上實(shí)現(xiàn)連續(xù)圖像壓縮的需求已變得日益廣泛。常用的系統(tǒng)結(jié)構(gòu)是獨(dú)立處理器配和專用圖像壓縮芯片或者是只用一個(gè)高主頻的數(shù)字信號(hào)處理器完成主要功能。但隨著大規(guī)模集成電路技術(shù)的發(fā)展及市場對產(chǎn)品低成本的要求不斷提高,一種新的在嵌入式平臺(tái)上實(shí)現(xiàn)連續(xù)圖像壓縮的系統(tǒng)結(jié)構(gòu)正逐步成為上述兩種系統(tǒng)結(jié)構(gòu)的替代者。這種新的結(jié)構(gòu)就是Altera公司提出的基于Avalon總線的SOPC結(jié)構(gòu)。SOPC結(jié)構(gòu)可以把處理器,圖像壓縮IP核,通訊單元及控制單元集成到一塊FPGA芯片上。較
  • 關(guān)鍵字: IP核  Motion JPEG  視頻壓縮  多媒體  通信  嵌入式  
共37條 2/3 « 1 2 3 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473