EEPW首頁(yè) >>
主題列表 >>
mcu-fpga
mcu-fpga 文章 進(jìn)入mcu-fpga技術(shù)社區(qū)
亞科鴻禹發(fā)布新版FPGA原型驗(yàn)證板StarFire6S-DARM
- 亞科鴻禹科技有限公司(HyperSilicon)于近日在北京推出了名為StarFire6S-DARM的系列新型FPGA原型驗(yàn)證系統(tǒng)。該公司原有的StarFire5S-V系列主要針對(duì)各類(lèi)視音頻SOC的設(shè)計(jì)驗(yàn)證,被國(guó)內(nèi)設(shè)計(jì)公司廣泛采用累計(jì)達(dá)20多套。這款新的StarFire6S-DARM系列繼承了StarFire5S-V系列的大部分優(yōu)點(diǎn),在容量、靈活性和性能指標(biāo)方面有了進(jìn)一步提高,同時(shí)支持采用各類(lèi)型ARMTM處理器的SOC驗(yàn)證,從而適應(yīng)更廣泛的SOC/ASIC/IP/FPGA的原型驗(yàn)證和算法實(shí)現(xiàn)的要求。
- 關(guān)鍵字: FPGA StarFire6S-DARM 單片機(jī) 嵌入式系統(tǒng) 亞科鴻禹
英飛凌8位閃存式工業(yè)MCU新增XC866 HOT
- 英飛凌科技股份公司(Infineon)宣布推出一個(gè)8位嵌入式閃存微控制器(MCU)產(chǎn)品家族,該產(chǎn)品家族可用于高達(dá)+140℃的工作條件下。全新的XC866HOT微控制器超越了當(dāng)前工業(yè)應(yīng)用+85℃和汽車(chē)應(yīng)用+125℃的最高溫度性能。這使它們成為具備高環(huán)境溫度或工作溫度,通常需要高成本復(fù)雜散熱或制冷設(shè)備的系統(tǒng)設(shè)計(jì)所需的理想產(chǎn)品。全新的XC866HOT產(chǎn)品可直接用在上述應(yīng)用中,無(wú)需復(fù)雜的制冷系統(tǒng),因此降低了整個(gè)系統(tǒng)成本。 在工業(yè)領(lǐng)域,這樣的高溫應(yīng)用包括加熱和熔爐系統(tǒng)的電機(jī)控制器以及電機(jī)驅(qū)動(dòng)器的電子控制器
- 關(guān)鍵字: MCU 單片機(jī) 嵌入式系統(tǒng) 英飛凌
基于CPCI總線架構(gòu)設(shè)計(jì)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)
- 摘要: 本文主要介紹了基于CPCI 總線設(shè)計(jì)的實(shí)時(shí)信號(hào)處理業(yè)務(wù)所需的一種專(zhuān)用設(shè)備平臺(tái)。關(guān)鍵詞: CPCI BUS;平臺(tái);實(shí)時(shí)信號(hào)處理;DSP+FPGA 系統(tǒng)設(shè)計(jì)DSP+FPGA混用設(shè)計(jì)為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。業(yè)務(wù)板以FPGA為處理核心,實(shí)現(xiàn)數(shù)字視頻信號(hào)的實(shí)時(shí)圖像處理,DSP實(shí)現(xiàn)了部分的圖像處理算法和FPGA的控制邏輯,并響應(yīng)中斷,實(shí)現(xiàn)數(shù)據(jù)通信和存儲(chǔ)實(shí)時(shí)信號(hào)。首先,本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復(fù)雜、運(yùn)算速度高、尋址靈
- 關(guān)鍵字: 0704_A BUS CPCI DSP+FPGA 單片機(jī) 平臺(tái) 嵌入式系統(tǒng) 實(shí)時(shí)信號(hào)處理 雜志_設(shè)計(jì)天地
FPGA與DS18B20型溫度傳感器通信的實(shí)現(xiàn)
- DS18B20是DALLAS公司生產(chǎn)的一線式數(shù)字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測(cè)量范圍為-55℃~+125℃,可編程為9位~12位A/D轉(zhuǎn)換精度,測(cè)溫分辨率可達(dá)0.0625℃,被測(cè)溫度用符號(hào)擴(kuò)展的16位數(shù)字量方式串行輸出。 一線式(1-WIRE)串行總線是利用1條信號(hào)線就可以與總線上若干器件進(jìn)行通信。具體應(yīng)用中可以利用微處理器的I/O端口對(duì)DS18B20直接進(jìn)行通信,也可以通過(guò)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)等可編程邏輯器件(PLD)實(shí)現(xiàn)對(duì)1-WIRE器件的通信。
- 關(guān)鍵字: DS18B20 FPGA 傳感器 單片機(jī) 嵌入式系統(tǒng)
現(xiàn)實(shí)標(biāo)準(zhǔn)和32位MCU
- 當(dāng)為下一代控制應(yīng)用選擇32位MCU時(shí),必須考慮一點(diǎn),就是面對(duì)某一實(shí)際的應(yīng)用,不同供應(yīng)商的處理器雖然在數(shù)據(jù)手冊(cè)上看起來(lái)或多或少有些相似,但實(shí)際上是非常不同的。雖然數(shù)據(jù)手冊(cè)中的規(guī)范和Dhrystone(處理器整型數(shù)計(jì)算能力)MIPS處理能力給出了一個(gè)粗略的評(píng)估標(biāo)準(zhǔn),但必須考慮得更深入以保證MCU有足夠的吞吐量和過(guò)載余量來(lái)滿足當(dāng)前和未來(lái)的應(yīng)用需求。 運(yùn)行編譯EEMBC汽車(chē)標(biāo)準(zhǔn)代碼的測(cè)試結(jié)果顯示:看起來(lái)類(lèi)似的三款MCU實(shí)際性能差別很大 例如,價(jià)格低廉、基于ARM的MCU一
- 關(guān)鍵字: 32位 MCU 單片機(jī) 嵌入式系統(tǒng) 現(xiàn)實(shí)標(biāo)準(zhǔn)
基于IP核的FPGA設(shè)計(jì)方法
- 前 言 幾年前設(shè)計(jì)專(zhuān)用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計(jì)工程師的事, 隨著硅的集成度不斷提高,百萬(wàn)門(mén)的ASIC 已不難實(shí)現(xiàn), 系統(tǒng)制造公司的設(shè)計(jì)人員正越來(lái)越多地采用ASIC 技術(shù)集成系統(tǒng)級(jí)功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設(shè)計(jì)能力跟不上制造能力的矛盾也日益突出?,F(xiàn)在設(shè)計(jì)人員已不必全部用邏輯門(mén)去設(shè)計(jì)ASIC, 類(lèi)似于用集成電路( IC) 芯片在印制板上的設(shè)計(jì),ASIC 設(shè)計(jì)人員可以應(yīng)用等
- 關(guān)鍵字: ASIC CPLD FPGA IP 單片機(jī) 嵌入式系統(tǒng)
基于并行流水線結(jié)構(gòu)的可重配FIR濾波器的FPGA實(shí)現(xiàn)
- 1 并行流水結(jié)構(gòu)FIR的原理 在用FPGA或?qū)S眉呻娐穼?shí)現(xiàn)數(shù)字信號(hào)處理算法時(shí),計(jì)算速度和芯片面積是兩個(gè)相互制約的主要問(wèn)題。實(shí)際應(yīng)用FIR濾波器時(shí),要獲得良好的濾波效果,濾波器的階數(shù)可能會(huì)顯著增加,有時(shí)可能會(huì)多達(dá)幾百階。因此,有必要在性能和實(shí)現(xiàn)復(fù)雜性之間做出選擇,也就是選擇不同的濾波器實(shí)現(xiàn)結(jié)構(gòu)。這里運(yùn)用并行流水線結(jié)構(gòu)來(lái)實(shí)現(xiàn)速度和硬件面積之間的互換和折衷。 在關(guān)鍵路徑插入寄存器的流水線結(jié)構(gòu)是提高系統(tǒng)吞吐率的一項(xiàng)強(qiáng)大的實(shí)現(xiàn)技術(shù),并且不需要大量重復(fù)設(shè)置硬件。流水線的類(lèi)型主要分為兩種:算術(shù)流水線和指令流水線
- 關(guān)鍵字: FIR濾波器 FPGA 并行流水線 單片機(jī) 可重配 嵌入式系統(tǒng)
FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及應(yīng)用原則
- FPGA設(shè)計(jì)和驗(yàn)證工程師當(dāng)今面臨的最大挑戰(zhàn)之一是時(shí)間和資源制約。隨著FPGA在速度、密度和復(fù)雜性方面的增加,完成一個(gè)完整時(shí)序驗(yàn)證對(duì)人力和計(jì)算機(jī)處理器、存儲(chǔ)器提出了更多更高的要求。 隨著FPGA器件體積和復(fù)雜性的不斷增加,設(shè)計(jì)工程師越來(lái)越需要有效的驗(yàn)證方。時(shí)序仿真可以是一種能發(fā)現(xiàn)最多問(wèn)題的驗(yàn)證方法,但對(duì)許多設(shè)計(jì)來(lái)說(shuō),它常常是最困難和費(fèi)時(shí)的方法之一。過(guò)去,采用標(biāo)準(zhǔn)臺(tái)式計(jì)算機(jī)的時(shí)序仿真是以小時(shí)或分鐘計(jì)算的,但現(xiàn)在對(duì)某些項(xiàng)目來(lái)說(shuō),在要求采用高性能64位服務(wù)器的情況下,其測(cè)試時(shí)間卻要幾天甚至幾周。這樣,這種
- 關(guān)鍵字: FPGA 驗(yàn)證
基于ARM的FPGA加載配置實(shí)現(xiàn)
- 引言 基于SRAM工藝FPGA在每次上電后需要進(jìn)行配置,通常情況下FPGA的配置文件由片外專(zhuān)用的EPROM來(lái)加載。這種傳統(tǒng)配置方式是在FPGA的功能相對(duì)穩(wěn)定的情況下采用的。在系統(tǒng)設(shè)計(jì)要求配置速度高、容量大、以及遠(yuǎn)程升級(jí)時(shí),這種方法就顯得很不實(shí)際也不方便。本文介紹了通過(guò)ARM對(duì)可編程器件進(jìn)行配置的的設(shè)計(jì)和實(shí)現(xiàn)。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時(shí),配置數(shù)據(jù)存儲(chǔ)在SRAM單元中,這個(gè)SRAM單元也被稱為配置存儲(chǔ)(Configuration RAM)。由于SRAM是易失性的存
- 關(guān)鍵字: ARM FPGA 單片機(jī) 配置 嵌入式系統(tǒng)
基于SYSTEM C的FPGA設(shè)計(jì)方法
- 一、概述 隨著VLSI的集成度越來(lái)越高,設(shè)計(jì)也越趨復(fù)雜。一個(gè)系統(tǒng)的設(shè)計(jì)往往不僅需要硬件設(shè)計(jì)人員的參與,也需要有軟件設(shè)計(jì)人員的參與。軟件設(shè)計(jì)人員與硬件設(shè)計(jì)人員之間的相互協(xié)調(diào)就變的格外重要,它直接關(guān)系到工作的效率以及整個(gè)系統(tǒng)設(shè)計(jì)的成敗。傳統(tǒng)的設(shè)計(jì)方法沒(méi)有使軟件設(shè)計(jì)工作與硬件設(shè)計(jì)工作協(xié)調(diào)一致,而是將兩者的工作割裂開(kāi)來(lái)。軟件算法的設(shè)計(jì)人員在系統(tǒng)設(shè)計(jì)后期不能為硬件設(shè)計(jì)人員的設(shè)計(jì)提供任何的幫助。同時(shí)現(xiàn)在有些大規(guī)模集成電路設(shè)計(jì)中往往帶有DSP Core或其它CPU Core。這些都使得單
- 關(guān)鍵字: C FPGA SYSTEM 單片機(jī) 嵌入式系統(tǒng)
基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)
- 介紹了一種基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)方案,以高性能數(shù)字信號(hào)處理器ADSP—BF535作為核心,結(jié)合現(xiàn)場(chǎng)可編程門(mén)陣列FPGA,實(shí)現(xiàn)了實(shí)時(shí)數(shù)字圖像處理。 小波分析是近年迅速發(fā)展起來(lái)的新興學(xué)科,與Fourier分析和Gabor變換相比,小波變換是時(shí)間(空間)頻率的局部化分析,它通過(guò)伸縮平移運(yùn)算對(duì)信號(hào)逐步進(jìn)行多尺度細(xì)化,最終達(dá)到高頻處時(shí)間細(xì)分和低頻處頻率細(xì)分,能自動(dòng)適應(yīng)時(shí)頻信號(hào)分析的要求,從而可聚焦到信號(hào)的任意細(xì)節(jié).解決了Fourier分
- 關(guān)鍵字: DSP FPGA 小波圖像處理
mcu-fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473