EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
在汽車娛樂(lè)電子中采用FPGA推動(dòng)的參考設(shè)計(jì)
- 汽車娛樂(lè)電子推動(dòng)了功能和容量的快速發(fā)展,促使設(shè)計(jì)人員在性能、成本和靈活性上做出綜合考慮。與其他汽車電子領(lǐng)域不同,多媒體圖形應(yīng)用高度可視化,其需求多變,在許多情況下甚至還沒(méi)有建立標(biāo)準(zhǔn)。汽車設(shè)計(jì)人員需要一個(gè)能夠提供最靈活、性能最佳而成本可控的解決方案??删幊踢壿?,特別是現(xiàn)場(chǎng)可編程門陣列(FPGA)便是這樣的解決方案。 在以前,專用集成電路(ASIC)能夠?yàn)橹圃焐烫峁┏杀拘б孑^好的芯片方案,因此,汽車圖形應(yīng)用在半導(dǎo)體方面一般選用ASIC。但是,ASIC開發(fā)成本不斷攀升,降低批量?jī)r(jià)格、快速面市的要求以及功能復(fù)雜
- 關(guān)鍵字: FPGA 汽車電子 汽車電子
原型驗(yàn)證過(guò)程中的ASIC到FPGA的代碼轉(zhuǎn)換
- 在對(duì)ASIC設(shè)計(jì)進(jìn)行FPGA原型驗(yàn)證時(shí),由于物理結(jié)構(gòu)不同,ASIC的代碼必須進(jìn)行一定的轉(zhuǎn)換后才能作為FPGA的輸入 現(xiàn)代集成電路設(shè)計(jì)中,芯片的規(guī)模和復(fù)雜度正呈指數(shù)增加。尤其在ASIC設(shè)計(jì)流程中,驗(yàn)證和調(diào)試所花的時(shí)間約占總工期的70%。為了縮短驗(yàn)證周期,在傳統(tǒng)的仿真驗(yàn)證的基礎(chǔ)上,涌現(xiàn)了許多新的驗(yàn)證手段,如斷言驗(yàn)證、覆蓋率驅(qū)動(dòng)的驗(yàn)證,以及廣泛應(yīng)用的基于現(xiàn)場(chǎng)可編程器件(FPGA)的原型驗(yàn)證技術(shù)。 采用FPGA原型技術(shù)驗(yàn)證ASIC設(shè)計(jì),首先需要把ASIC設(shè)計(jì)轉(zhuǎn)化為FPGA設(shè)計(jì)。但ASIC是基于標(biāo)準(zhǔn)單元庫(kù),F(xiàn)P
- 關(guān)鍵字: FPGA 單片機(jī) 嵌入式系統(tǒng)
ADPCM語(yǔ)音編解碼電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
- 近年來(lái),多媒體技術(shù)逐漸深入到人們的生活中。MP3播放器已經(jīng)成為流行的便攜式音頻播放設(shè)備,由于MP3編碼算法非常復(fù)雜,目前,一部分MP3播放器的錄音功能主要基于ADPCM算法和DSP來(lái)實(shí)現(xiàn)。本文闡述了ADPCM語(yǔ)音編解碼VLSI芯片的設(shè)計(jì)方法以及利用FPGA的硬件實(shí)現(xiàn)。 ADPCM算法及其編解碼器原理 ADPCM(Adaptive Differential Pulse Code Modulation,自適應(yīng)差分脈沖編碼調(diào)制)綜合了APCM的自適應(yīng)特性和DPCM系統(tǒng)的差分特性,是一種性能較好的波形編碼。它
- 關(guān)鍵字: FPGA 消費(fèi)電子 消費(fèi)電子
Actel低功耗的FPGA系列靜態(tài)功耗僅為5µW
- Actel 公司宣布推出業(yè)界最低功耗的現(xiàn)場(chǎng)可編程門陣列 (FPGA) -- IGLOO™ 系列。這個(gè)以 Flash 為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5µW,是最接近競(jìng)爭(zhēng)產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比較,更可延長(zhǎng)便攜式應(yīng)用的電池壽命達(dá)5倍,因而奠定了低功耗的新標(biāo)準(zhǔn)。 由于便攜式產(chǎn)品的生命周期短及市場(chǎng)競(jìng)爭(zhēng)激烈,設(shè)計(jì)人員必需不斷增加新的功能和復(fù)雜性,但卻不能耗用
- 關(guān)鍵字: Actel FPGA 單片機(jī) 靜態(tài)功耗 嵌入式系統(tǒng) 通訊 網(wǎng)絡(luò) 無(wú)線
XILINX宣布推出PLANAHEAD 8.2設(shè)計(jì)套件
- 進(jìn)一步擴(kuò)展 65-NM VIRTEX-5 FPGA性能優(yōu)勢(shì) 新版軟件可提高性能、加快設(shè)計(jì)收斂速度并提供了更好的信號(hào)完整性分析能力 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE͐
- 關(guān)鍵字: 65nm FPGA ISE PlanAhead Virtex-5 Xilinx 單片機(jī) 嵌入式系統(tǒng) 賽靈思 通訊 網(wǎng)絡(luò) 無(wú)線
基于FPGA的誤碼率測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
- 本文提出了一種使用FPGA 實(shí)現(xiàn)誤碼率測(cè)試的設(shè)計(jì)及實(shí)現(xiàn)方法。
- 關(guān)鍵字: FPGA 誤碼率 測(cè)試 儀的設(shè)計(jì)
DSP HPI口與PC104總線接口的FPGA設(shè)計(jì)
- 過(guò)對(duì)TI公司TMS320C5000系列DSP HPI總線和PC104總線時(shí)序的分析,以VHDL語(yǔ)言為工具,使用Altera的FPGA芯片EP1K50,設(shè)計(jì)完成PCI04總線和DSP HPI總線之間的通信接口,并在一款以TMS320VC5409DSP為數(shù)據(jù)采集處理器、研華嵌入式工控主板PCM-5825為系統(tǒng)主板組成的嵌入式數(shù)據(jù)采集系統(tǒng)申得到了運(yùn)用;給出與整個(gè)接口設(shè)計(jì)相關(guān)的VHDL源代碼和在PCM-5825上驗(yàn)證接口設(shè)計(jì)的X86匯編語(yǔ)言程序。
- 關(guān)鍵字: 接口 FPGA 設(shè)計(jì) 總線 PC104 HPI 口與 DSP
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473