首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> xilinx zynq

Xilinx UltraScale?:為您未來架構(gòu)而打造的新一代架構(gòu)

  • Xilinx UltraScale? 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。
  • 關(guān)鍵字: Xilinx  UltraScale  ASIC  存儲器  

賽靈思引領(lǐng)業(yè)界進(jìn)入All Programmable時代

  • Xilinx Zynq?-7000 All Programmable SoC 通過硬件、軟件和 I/O 可編程性實現(xiàn)了擴展式系統(tǒng)級差異、集成和靈活性。通過 Zynq-7000 平臺,您可以設(shè)計更智能的系統(tǒng),控制和分析部分利用靈活的軟件、緊密配合擅長實時處理的硬件,輔之以優(yōu)化的系統(tǒng)接口 - 這樣, BOM 成本可大幅削減、NRE 成本更低、設(shè)計風(fēng)險減少、加快上市時間。
  • 關(guān)鍵字: 賽靈思  Zynq  FPGA  

Xilinx與臺積公司合作采用16FinFET工藝

  •   聯(lián)手打造擁有最快上市最高性能優(yōu)勢的FPGA器件   賽靈思“FinFast”計劃年內(nèi)測試芯片推出,首款產(chǎn)品明年面市   賽靈思公司和臺積公司公司今天共同宣布聯(lián)手推動一項賽靈思稱之為“FinFast”的專項計劃,采用臺積公司先進(jìn)的16納米FinFET (16FinFET)工藝打造擁有最快上市、最高性能優(yōu)勢的FPGA器件。雙方分別投入所需的資源組成一支專屬團(tuán)隊,針對FinFET工藝和賽靈思UltraScale? 架構(gòu)進(jìn)行最優(yōu)化?;诖隧椨媱?,16FinF
  • 關(guān)鍵字: Xilinx  16FinFET  工藝  

ADI公司舉辦2013設(shè)計峰會

  • Analog Devices, Inc.(NASDAQ:ADI)與Xilinx? Inc.和MathWorks Inc.將合作舉辦一系列面向模擬、混合信號和嵌入式系統(tǒng)工程師的設(shè)計會議。會議的主題是“Discuss. Design. Deliver.”,高性能模擬、現(xiàn)場可編程門陣列(FPGA)方面的專家將齊聚一堂,并結(jié)合建模工具展示完整的信號鏈和可供系統(tǒng)立即使用的解決方案,以應(yīng)對復(fù)雜的設(shè)計挑戰(zhàn)。
  • 關(guān)鍵字: ADI  Xilinx  混合信號  

基于Xilinx FPGA的部分動態(tài)可重構(gòu)技術(shù)的信號解調(diào)系

  • 隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對高速大帶寬的信號進(jìn)行實時解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實觀,利用FPGA強大的
  • 關(guān)鍵字: Xilinx  FPGA  部分動態(tài)可重構(gòu)  信號解調(diào)系統(tǒng)    

Xilinx Smarter Vision解決方案:讓您擁有完美的視

  • 在過去30年,消費者目睹了電視廣播以及我們總體上訪問媒體方式的巨大而又快速的轉(zhuǎn)變。如果您是從上個世紀(jì)70年代走過來的,你就可以看到電視從過去到現(xiàn)在有多么明顯的進(jìn)步。那時模擬廣播僅提供三個主要頻道,畫質(zhì)只相
  • 關(guān)鍵字: Smarter  Xilinx  Vision  方案    

Xilinx Zynq All Programmable SoC:Smarter Visi

  • 您是否見識過奧迪非凡的自動泊車功能?在沒有駕駛員的情況下,轎車能自動找到車位并泊車入位;或者,您是否使用Kinect控制器玩過Xbox 360游戲,或是剛剛咬下一口您從本地水果店購買的鮮香水果。如果是,那么您可以把自
  • 關(guān)鍵字: Programmable  Smarter  Xilinx  Vision    

使用Zynq-7000 All Programmable SoC實現(xiàn)圖像傳感器色彩校正

  • 摘要:我們在本文介紹的算法闡述了如何使用運行在嵌入式處理器(諸如Zynq處理平臺采用的ARM9核)上的軟件,控制執(zhí)行像素級色彩校正的定制圖像和視頻處理算法。
  • 關(guān)鍵字: 賽靈思  嵌入式  Zynq  FPGA  201303  

基于Zed board的人體生理狀態(tài)監(jiān)測系統(tǒng)設(shè)計與實現(xiàn)

  • 本文設(shè)計的系統(tǒng)主要研究了基于Zed board的人體生理狀態(tài)監(jiān)測系統(tǒng)設(shè)計與實現(xiàn)。現(xiàn)在體動信號(Ballistocardiogram,BCG)與心電信號(Electrocardiogram,ECG)同步監(jiān)測的系統(tǒng)還很少有,這樣的系統(tǒng)可以更加全面的監(jiān)測心臟的活動狀態(tài),使在家庭、辦公等環(huán)境下,長時間實時監(jiān)護(hù)和評估心臟功能變?yōu)榭赡?/li>
  • 關(guān)鍵字: Xilinx  心電信號  體動信號  

基于Xilinx Spartan-6的高速接口設(shè)計

  • 隨著網(wǎng)絡(luò)帶寬的不斷增加和數(shù)據(jù)率的不斷提高,單端互聯(lián)的方式由于噪聲等的影響已經(jīng)不能滿足設(shè)計的要求。在高速數(shù)據(jù)通信系統(tǒng)中,由于LVDS(低壓差分信號)有著良好的抗干擾能力而被廣泛使用。然而由于許多MCU和DSP不支持LVDS標(biāo)準(zhǔn)的信號而使得接口設(shè)計復(fù)雜且難于調(diào)試。
  • 關(guān)鍵字: Xilinx  LVDS  Spartan-6  

基于Xilinx Zynq的解決方案展示

  • Zynq-7000系列器件將處理器的軟件可編程能力與 FPGA 的硬件可編程能力實現(xiàn)完美結(jié)合,以低功耗和低成本等系統(tǒng)優(yōu)勢實現(xiàn)無以倫比的系統(tǒng)性能、靈活性、可擴展性,同時可以加速產(chǎn)品上市進(jìn)程。
  • 關(guān)鍵字: Xilinx  Zynq-7000  FPGA   201301  

ZedBoard開發(fā)平臺的多軸串聯(lián)控制系統(tǒng)

  • 摘要:嵌入式技術(shù)突飛猛進(jìn)的發(fā)展,為運動控制系統(tǒng)的研究和應(yīng)用注入了新的活力,并且使得開發(fā)成本和周期都大為縮減。本論文將多電機驅(qū)動、電機控制器、多電機串聯(lián)控制器、在線調(diào)試等功能在ZedBoard開發(fā)平臺中實現(xiàn),突出了Zynq-7000 AP SoC系列處理器資源豐富、配置靈活的特點。
  • 關(guān)鍵字: 嵌入式  Zynq-7000  ZedBoard  201301  

Xilinx在20奈米已發(fā)展出SoC并即將試產(chǎn)

  •   在All Programmable FPGA、SoC和3D IC方面有指標(biāo)意義的美商賽靈思(Xilinx, Inc.) ,今(31日)宣布在開發(fā)與推出最新一代20奈米All Programmable元件方面有叁項重大凸破。20奈米系列元件在系統(tǒng)效能、低功耗及可編程系統(tǒng)整合度均超前業(yè)界。20奈米系列元件將廣泛支援新一代的系統(tǒng),并提供最具競爭力的可編程替代方案,取代各種ASIC與ASSP。   Xilinx Vivado設(shè)計套件是首款針對可編程元件打造的SoC設(shè)計套件,將支援2013年3月推出的首批20
  • 關(guān)鍵字: Xilinx  SoC  設(shè)計套件  

Xilinx 20nm產(chǎn)品細(xì)節(jié)揭秘 搶占20nm FPGA制高點

  •   前不久,賽靈思(Xilinx)發(fā)表其20 nm產(chǎn)品路線圖,在之前的28nm產(chǎn)品上,Xilinx聲稱他們領(lǐng)先競爭對手一代,落實了All Programmable器件戰(zhàn)略(FPGA、SoC和3D IC),推出了Vivado設(shè)計環(huán)境和開發(fā)套件,結(jié)合其豐富的IP資源,為市場提供了高性能、低功耗和有利于減少系統(tǒng)/BOM成本的產(chǎn)品。賽靈思公司全球高級副總裁,亞太區(qū)執(zhí)行總裁湯立人表示,Xilinx在20nm產(chǎn)品的表現(xiàn)上還將保持領(lǐng)先一代的優(yōu)勢,下一代FPGA及第二代SoC和3D IC將與Vivado設(shè)計套件&ldqu
  • 關(guān)鍵字: Xilinx  FPGA  20nm   

用Xilinx FPGA實現(xiàn)DDR SDRAM控制器

  • 1 引言在高速信號處理系統(tǒng)中, 需要緩存高速、大量的數(shù)據(jù), 存儲器的選擇與應(yīng)用已成為系統(tǒng)實現(xiàn)的關(guān)鍵所在。DDR SDRAM是一種高速CMOS、動態(tài)隨機訪問存儲器, 它采用雙倍數(shù)據(jù)速率結(jié)構(gòu)來完成高速操作。SDR SDRAM一個時鐘周
  • 關(guān)鍵字: Xilinx  SDRAM  FPGA  DDR    
共796條 30/54 |‹ « 28 29 30 31 32 33 34 35 36 37 » ›|

xilinx zynq介紹

您好,目前還沒有人創(chuàng)建詞條xilinx zynq!
歡迎您創(chuàng)建該詞條,闡述對xilinx zynq的理解,并與今后在此搜索xilinx zynq的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473