Allegro怎么樣有效建立SI模型?
信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構(gòu)成的信號網(wǎng)絡系統(tǒng),為了實現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執(zhí)行傳輸線和分立元件的建模,而芯片IO和連接器的模型通常會由原廠提供。
當前業(yè)內(nèi)常見的芯片IO模型有兩種格式,IBIS模型和HSPICE模型;常見的連接器模型也是兩種,SPICE(HSPICE)模型和S參數(shù)模型。Allegro PCB SI支持包括上述四種模型在內(nèi)業(yè)界流行的仿真模型,但一般都需要轉(zhuǎn)化為Cadence自己的DML(Device Modeling Library)后才能使用。
Allegro PCB SI在仿真時需要將仿真模型都轉(zhuǎn)變成DML模型格式這一做法,區(qū)別于大多數(shù)EDA軟件,這種做法可以說是有利有弊有。弊,很明顯,就是多一個額外的步驟,雖然這一步驟非常簡便;利,則是有利于仿真庫的管理,做到仿真庫和原始模型文件的隔離,并且在文件格式轉(zhuǎn)換的同時也執(zhí)行了模型的校驗。在大多數(shù)情況下,外部模型格式到Cadence DML模型格式的轉(zhuǎn)換還是非常方便的,只需要用Cadence SPB系列工具包中
的Model Integrity軟件打開模型文件,然后點擊轉(zhuǎn)換到DML即可。
在本案例中,我們之前已經(jīng)從Micron下載到寄存器和內(nèi)存芯片的IBIS模型,可以有兩種方法處理:
其一,在Model Integrity界面下或Allegro PCB SI界面下將IBIS模型轉(zhuǎn)換成DML格式,供之后的仿真調(diào)用;
其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現(xiàn)有的兩個IBIS文件不做轉(zhuǎn)換,然后在之后的仿真中直接調(diào)用。之所以說是“名義上”,因為事實上Allegro PCB SI
還是執(zhí)行了轉(zhuǎn)換,只是這個轉(zhuǎn)換的過程在分配模型的同時一起執(zhí)行了,沒有擺在明面上。
如何使用Model Integrity轉(zhuǎn)換IBIS模型?
1. 在開始菜單找到Model Integrity,點擊即打開Model Integrity窗口。
2. 點擊File->Open打開寄存器的IBIS模型文件EA32882_1p6.ibs;
3. 右鍵點擊瀏覽欄中的EA32882_1p6,選擇IBIS to DML;
4. 轉(zhuǎn)換得到的同名DML模型會顯示在Model Integrity窗口中,同名文件也出現(xiàn)在IBIS文件同一目錄下。
5. 重復上述步驟將內(nèi)存芯片的IBIS模型v79d.ibs也轉(zhuǎn)換成DML格式。
怎么樣有效建立SI模型?
在建SI模型時,由于有時候電容和電阻用的是同一個封裝,比如0603 、0402,soic8等,
有時候在同一個封裝下建了同一個模型。如果不一個一個地建, 怎么樣才能有效地根據(jù)不同的阻值、不同的用途批量建立模型呢?
解答:device.dml是庫文件,RN47K包含在庫文件里。電阻和電容一般情況下不要用同一個封裝,實在要用也關(guān)系不大,在賦模型的時候按照器件標號去賦就可以了。另外模型不需要批量建,同種器件只需建一個即可。
*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。