新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 低功率芯片技術(shù)可能影響整個芯片設(shè)計流程

低功率芯片技術(shù)可能影響整個芯片設(shè)計流程

——
作者: 時間:2010-01-28 來源:電子產(chǎn)品世界 收藏

  當(dāng)恩智浦半導(dǎo)體公司()開始使用先進(jìn)的設(shè)計技術(shù)時,有一件事令其大吃一驚。“某些情況下,在實(shí)現(xiàn)階段出現(xiàn)了兩倍的產(chǎn)能下降。”公司設(shè)計與技術(shù)負(fù)責(zé)人Herve Menager表示。

本文引用地址:http://butianyuan.cn/article/104256.htm

  從整個行業(yè)來看,這并不是一個特例。雖然EDA供應(yīng)商們一直在為兩種競爭性的低功率規(guī)范爭斗不休,但它們似乎忽略了一個更大的問題:類似多電壓設(shè)計等低功率技術(shù)如此困難,以至于設(shè)計人員需要重新考慮整個芯片的設(shè)計流程。在最近于加州Monterey舉行的電子設(shè)計過程(EDP)大會上,Menager和其它芯片設(shè)計師詳細(xì)探討了這方面的挑戰(zhàn)。

  EDA供應(yīng)商們理解設(shè)計師所處的兩難境地。“產(chǎn)能帶來的影響是巨大的。”Cadence設(shè)計系統(tǒng)公司Encounter營銷副總裁Eric Filseth說,“低功率技術(shù)不能單靠版圖,這是架構(gòu)方面的事,涉及驗證、實(shí)現(xiàn)、測試等整個設(shè)計階段。”

  大多數(shù)觀察人士認(rèn)為,業(yè)界已經(jīng)確立了諸如門控時鐘和多電壓閥值(multi-Vt)等一些基本的低功率設(shè)計技術(shù),而且它們也得到了現(xiàn)有工具的支持。門控時鐘通過限制時鐘分配來減少動態(tài)功率,多電壓閥值設(shè)計在非關(guān)鍵性能處使用高電壓閥值單元來降低漏電流。

  設(shè)計師遇到的難題在于怎樣利用更先進(jìn)的多電壓技術(shù)。在采用多電壓供電(multi-Vdd)方法時,一些模塊的供電電壓要低于其它模塊,從而形成電壓“孤島”。這種情況在靜態(tài)電壓時已經(jīng)非常復(fù)雜,而當(dāng)采用動態(tài)電壓調(diào)整方法在工作期間改變電壓值時,會變的更加復(fù)雜。

  為了降低漏電流,一些設(shè)計采用功率選通法并通過多閥值CMOS(MTCMOS)開關(guān)關(guān)閉不在使用狀態(tài)的模塊。在這里,上電和斷電順序的設(shè)計和驗證可能會特別復(fù)雜。

  先進(jìn)的技術(shù)也在不斷迎頭趕上。在2006年設(shè)計自動化會議上,由Sequence Design公司撰寫的調(diào)查報告指出,有26%的受訪者表示正在使用門控時鐘,另有24%使用的是multi-Vt庫(參見圖1)。

  “多電壓和電源關(guān)斷等先進(jìn)技術(shù)會影響到整個設(shè)計流程。”新思公司RTL綜合和低功率產(chǎn)品部營銷總監(jiān)Gal Hasson表示。

  

圖1:設(shè)計人員正在使用電壓島、電源門控和其他功率控制技巧。

 

  F1:設(shè)計人員正在使用電壓島、電源門控和其他功率控制技巧。

  設(shè)計挑戰(zhàn)

  Menager在EDP會議上指出,截至目前,已經(jīng)嘗試借助兩種方法來解決動態(tài)功率問題,分別是通過門控時鐘降低功耗,以及減小開關(guān)電容。最近,該公司開始使用電壓島和頻率調(diào)整方法來滿足性能和功率要求。

  多電壓設(shè)計通常需要:電平轉(zhuǎn)換器,讓信號跨越電源域邊界;保持寄存器,在斷電時保持狀態(tài)信息;片上開關(guān),實(shí)現(xiàn)加電和斷電;隔離單元,在斷電時控制輸出。這些技術(shù)NXP都在使用,但針對電路單元的自動實(shí)現(xiàn)和驗證的詳細(xì)意圖卻非常復(fù)雜,Menager表示。

  例如,電平轉(zhuǎn)換器引入的版圖約束會極大提高CAD工具的復(fù)雜性,Menager表示。雖然版圖在邏輯上是正確的,但在物理方面卻可能出錯,他指出。

  Menager表示,當(dāng)隔離鉗位二極管用于電源開關(guān)時,可能傳輸不必要的數(shù)據(jù),而浮置輸入端也可能發(fā)生短路。保持寄存器可能需要緩存樹對控制信號“常開”,而電源連接不僅容易出錯,而且非常耗時,他說。

  Menager認(rèn)為,電壓島可以利用片上開關(guān)打開或關(guān)閉,但這樣做會使電源分配和底層規(guī)劃變得更為復(fù)雜。開關(guān)需要合適的尺寸來平衡電流承載能力與面積和漏電流二者之間的關(guān)系,有必要使用靜態(tài)IR壓降分析來驗證這個尺寸。

  在SoC級,全局緩沖策略和電源分布是很復(fù)雜的,Menager指出。

  低功率設(shè)計對可測試設(shè)計(DFT)影響很大,Menager指出。在電壓島間插入掃描鏈會大量增加復(fù)雜性。

  “我們需要對后端實(shí)現(xiàn)具有更少破壞性的靈活解決方案。”Menager說,“重要之處在于捕獲,且在早期正確捕獲電源網(wǎng)絡(luò)的意圖。”

  通用功率格式(CPF)對捕獲電源意圖至關(guān)緊要。據(jù)Menager透露,NXP已經(jīng)使用了Si2的CPF,并發(fā)現(xiàn)其極具價值。但在CPF和Accellera的統(tǒng)一功率格式(UPF)之間的標(biāo)準(zhǔn)之爭卻是個令人頭疼的問題。

  “好消息是我們終于從無格式發(fā)展到有格式,”Menager說,“壞消息卻是,我們一下子從一無所有跳躍到有太多選擇。”

  當(dāng)時鐘變得復(fù)雜

  飛思卡爾半導(dǎo)體公司也使用多電壓技術(shù),其GSM手機(jī)的待機(jī)電流和工作電流正在以每年大約15%的速度下降,設(shè)計經(jīng)理Milind Padhye表示。Padhye指出,采用多電壓設(shè)計法后,設(shè)計中的未用部分其電源可以被切斷;低性能部分可以工作在較低電壓下。不過,這樣做也存在著成本問題。

  “對多電壓設(shè)計而言時鐘是一個最大的挑戰(zhàn)。”Padhye表示,“電壓促使時鐘移位。當(dāng)時鐘開始移位時,時序就會出現(xiàn)混亂。最終可能需要上百個邊界條件來優(yōu)化時序。”

  Padhye認(rèn)為,為了達(dá)到高效的電壓分割,需要采用架構(gòu)分析方法,并且系統(tǒng)必須經(jīng)過多次驗證,包括斷電過程中、斷電完成后以及上電期間。

  “假設(shè)你創(chuàng)建的某個事務(wù)在斷電狀態(tài)下終止,而且現(xiàn)在芯片也不工作了,”Padhye說,“你如何進(jìn)行調(diào)試?這就好似對一個死者詢問‘你能告訴我你是如何死亡的嗎’一樣。”Padhye宣稱,避免1個電源缺陷相當(dāng)于避免10個功能性缺陷。

  針對保持驗證,設(shè)計人員必須確認(rèn)狀態(tài)被正確保存和被正確恢復(fù),而且系統(tǒng)能在上電后正常工作。針對電壓和頻率變化,設(shè)計人員必須驗證系統(tǒng)性能狀態(tài)、電壓變化,以及變化期間和變化后的系統(tǒng)操作。

  Padhye指出,整個流程能始終支持低功率技術(shù)是很重要的。雖然飛思卡爾公司正在使用CPF,但最終還是希望業(yè)界能夠采用統(tǒng)一的功率格式,Padhye表示。

  更高抽象層

  TI公司科學(xué)家Mahesh Mehendale也贊成在低功率設(shè)計中采用系統(tǒng)級方法。他的EDP演講綜述了多標(biāo)準(zhǔn)、多格式視頻處理器SoC面臨的低功率設(shè)計挑戰(zhàn)。

  據(jù)Mehendale透露,TI公司在SoC級的電源管理策略包括:自適應(yīng)電壓調(diào)整,可根據(jù)工藝和溫度最小化電壓;動態(tài)電源切換,可在不同電源模式間切換以減少漏電流;動態(tài)電壓和頻率縮放,可調(diào)整電壓和頻率來適應(yīng)性能要求;多電壓域;以及靜態(tài)漏電管理。

  Mehendale指出,技巧在于找到頻率與公共集電極電壓間的“功率最優(yōu)化”工作點(diǎn)。較低的Vcc有助于動態(tài)和泄漏功率,但如果Vcc下降但是頻率保持不變,那么門數(shù)量將會上升,從而有悖于任何功率節(jié)省方案。如果在架構(gòu)級進(jìn)行選擇,優(yōu)化的MHz/Vcc折衷可驅(qū)動對并行和管線機(jī)制的需求。

  “功耗問題需要在所有抽象級加以解決。”Mehendale說,“其在系統(tǒng)和架構(gòu)層的影響尤其顯著。”

  包括Cadence、新思和Magma在內(nèi)主要的IC實(shí)現(xiàn)工具供應(yīng)商都表示,他們正在改善對先進(jìn)的低功率設(shè)計技術(shù)的支持。今年早些時候,Cadence在CPF基礎(chǔ)上推出了一款低功率設(shè)計流程。由Cadence公司開發(fā)的這一流程正在推進(jìn)標(biāo)準(zhǔn)化,它在綜合、驗證、形式等效性檢查、DFT和物理版圖方面都有效融合了功耗意識。

  目前Cadence尚未提供的功能是系統(tǒng)級低功率設(shè)計。“這是一定要做的事,”Filseth說,“架構(gòu)和系統(tǒng)級是獲得功率節(jié)省的主要場合。”

  新思公司的所有綜合優(yōu)化功能(包括DFT)都具有“功率意識”,Hasson表示。為了支持多電壓設(shè)計,新思的綜合工具可以確定保持、隔離和電平轉(zhuǎn)換單元。在物理實(shí)現(xiàn)方面,新思的電源網(wǎng)絡(luò)規(guī)劃工具可以執(zhí)行電壓下降分析,它的版圖工具可以正確放置電源開關(guān)。

  Magma設(shè)計自動化公司兩年前就提供了一體化的低功率設(shè)計流程,Magma公司低功率產(chǎn)品部產(chǎn)品經(jīng)理Arvind Narayanan表示:“Herve Menager談到的multi-Vdd流程在系統(tǒng)中是自動實(shí)現(xiàn)的。”

  供應(yīng)商們表示,多年來對低功率設(shè)計的支持一直是EDA產(chǎn)業(yè)的優(yōu)先考慮對象。“這并不是對現(xiàn)有工具的功能追加,”Filseth認(rèn)為,“而是對設(shè)計流程該如何工作的重新通盤考慮。”



關(guān)鍵詞: NXP 低功率芯片

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉