新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Cadence推出28納米可靠數(shù)字端到端流程

Cadence推出28納米可靠數(shù)字端到端流程

—— 推動千兆門/千兆赫系統(tǒng)級芯片設計
作者: 時間:2011-02-13 來源:Cadence 收藏

  • 精確的全混合信號靜態(tài)時序分析與時序驅(qū)動式優(yōu)化,減少模擬與數(shù)字設計團隊之間的反復工作。

本文引用地址:http://butianyuan.cn/article/116705.htm

  • 全新、帶有統(tǒng)一意圖、提取和收斂、全面集成的3D-IC/功能,跨越數(shù)字、全定制與封裝設計,如今可實現(xiàn)優(yōu)化的性能、尺寸、成本與功率。

  “設計的復雜性以及對復雜千兆門/千兆赫設計的支持需要,都要求一種綜合的端到端流程,”Silicon Realization產(chǎn)品市場部高級經(jīng)理David Desharnais說。“我們獨一無二的硅實現(xiàn)方法讓我們的客戶推進其SoC設計到新的層次,從而為新一代的多媒體、通信與計算應用提供功能最強的芯片。今天我們公布的全面數(shù)字硅實現(xiàn)流程是朝著EDA360構想的實現(xiàn)又邁出了一大步。”

  基于Encounter的硅實現(xiàn)數(shù)字端到端流程所包含的技術有;Encounter RTL Compiler Encounter Digital Implementation System, Encounter Conformal 技術、, Encounter Test、 Encounter Timing System、 QRC Extraction, Encounter Power System 和 Encounter DFM技術。


上一頁 1 2 下一頁

關鍵詞: Cadence 28納米

評論


相關推薦

技術專區(qū)

關閉