新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > TI 多內(nèi)核 DSP 助力航空電子與雷達系統(tǒng)翱翔騰飛

TI 多內(nèi)核 DSP 助力航空電子與雷達系統(tǒng)翱翔騰飛

作者: 時間:2012-04-25 來源:網(wǎng)絡 收藏

介紹

本文引用地址:http://www.butianyuan.cn/article/149179.htm

當今復雜的要求高處理性能,但同時又面臨著小尺寸、輕重量與低功耗 (SWaP) 限制。驅(qū)動這些的功能都屬于信號處理密集型,因此高效實施在高性能低功耗小型處理器上執(zhí)行的數(shù)字信號處理 () 算法,能夠為它們帶來極大的優(yōu)勢。此外,這些還具有不斷提高的設計與數(shù)據(jù)使用需求。為了滿足 SWaP 的效率與自適用性需求,可編程 與片上系統(tǒng) (SoC) 現(xiàn)已成為處理平臺理想選擇。它們能以極低的功耗為設備,以及常配套的軟件定義無線電 (SDR)、影像以及視頻應用提供無與倫比的信號處理功能。

要滿足對 SWaP 高效率 SoC 不斷增長的需求并非易事。這要求既要低成本地提供高性能,又要達到低功耗目的,以實現(xiàn)工作與環(huán)保目標。德州儀器 () 基于 KeyStone 的多器件是實現(xiàn) SWaP 效率的關鍵。它們可為 領先 TMS320C66x 進行多實施,以小型封裝提供每瓦最低功耗。KeyStone 器件以不同的性能提供,在整個系列產(chǎn)品中實現(xiàn)了軟件兼容。這可滿足多樣化需求,在設計時為未來發(fā)展預留空間,實現(xiàn)高效開發(fā)。

KeyStone 平臺中的 TMS320C6657 與 TMS320C6655 器件是雷達與航空電子系統(tǒng)的理想選擇。這些器件分別為引腳兼容型單內(nèi)核與雙內(nèi)核 KeyStone DSP。

定點與浮點處理

使用多個數(shù)字信號處理器 (DSP) 內(nèi)核是通過日益復雜的信號處理技術推動波形密集型應用發(fā)展的重要技術,可充分滿足航空電子設備、雷達、聲納、信號智能 (SIGINT)、影像與視頻處理以及軟件定義無線電的需求。多內(nèi)核功能將各種不斷豐富的 AccelerationPac 與面向多內(nèi)核 DSP 的開發(fā)工具進行完美結(jié)合,能夠以緊湊的封裝在極低的單位功耗性能下實現(xiàn)高性能。

航空電子、雷達以及相關應用需要多內(nèi)核 DSP 來滿足這些任務關鍵型應用不斷提高的要求,包括更高的處理吞吐量、更精細的分辨率、更高的精度以及高級 I/O 的集成。許多這些功能都依靠浮點數(shù)學運算來獲得所需的精度。TI KeyStone 架構(gòu)能夠逐指令地在單個器件內(nèi)提供浮點或定點執(zhí)行功能,可為設計人員帶來高度的設計靈活性。浮點運算執(zhí)行的時鐘速率高達 1.25 GHz,這一速率通常只有定點器件才能達到。設計人員再也不必為獲得浮點精度而犧牲性能,或采用分離式定點處理器和浮點處理器進行設計。

主要特性

l 基于 TI KeyStone 多內(nèi)核架構(gòu),可實現(xiàn)出眾的可擴展性與移植性
l 完整的多內(nèi)核共享存儲器控制器 (MSMC)
l 采用單個或兩個 TMS320C66x DSP 內(nèi)核
l C66x 內(nèi)核共享的 1MB 低時延 SRAM
l 40 GFLOP/80 GMAC 的處理功能
l TeraNet 片上網(wǎng)絡互連可實現(xiàn)完整的多內(nèi)核優(yōu)勢
l 在每個內(nèi)核上進行定浮點運算
l 多內(nèi)核導航器為多內(nèi)核 SoC 軟件設計帶來單內(nèi)核設計的便捷性
l 定點速度下的浮點性能
l 高性能 40 納米工藝技術可提高成本效益
l 在 850MHz 至 1.25GHz 下的低功耗
l 工業(yè)溫度范圍:-40°C 至 100°C 以及 -55°C 至 100°C
l 業(yè)界領先的功耗/性能比
l 完整的維特比與Turbo AccelerationPac 可提高通信應用

上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區(qū)

關閉