新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于USB設(shè)備控制器的端點(diǎn)緩沖區(qū)的優(yōu)化設(shè)計(jì)

基于USB設(shè)備控制器的端點(diǎn)緩沖區(qū)的優(yōu)化設(shè)計(jì)

作者: 時(shí)間:2012-02-29 來(lái)源:網(wǎng)絡(luò) 收藏

這里首先簡(jiǎn)要介紹中端點(diǎn)的概念,并給出一款異步FIFO的方案。然后根據(jù)四種傳輸類(lèi)型的特點(diǎn),提出該FIFO結(jié)構(gòu)的不同類(lèi)型的端點(diǎn)方案。特別是對(duì)于控制端點(diǎn)提出了一種新型的雙向異步FIFO結(jié)構(gòu),在保證控制傳輸?shù)那疤嵯拢瑴p小了將近1/2的電路面積。最后給出在Synopsys平臺(tái)下電路的VLSL實(shí)現(xiàn)結(jié)果。

本文引用地址:http://butianyuan.cn/article/149541.htm

2.0規(guī)范將USB接口的傳輸速度提高了40倍。傳輸速度的提升使得USB指標(biāo)也隨之提高,雖然協(xié)議中對(duì)于的設(shè)計(jì)要求并沒(méi)有本質(zhì)上的改變,但是由于總線(xiàn)帶寬與傳輸速度的提高,各個(gè)芯片供應(yīng)商均推出了自己的設(shè)計(jì)方案。為了提高USB接口的數(shù)據(jù)存取速度,通常使用異步FIFO來(lái)設(shè)計(jì)端點(diǎn)緩沖區(qū)。



1 USB協(xié)議中的端點(diǎn)及實(shí)施方案

1.1 USB的端點(diǎn)

USB主機(jī)和之間傳輸?shù)臄?shù)據(jù)是以信息包的格式來(lái)傳輸?shù)?,可分為令牌包、?shù)據(jù)包、握手包和特殊包。在數(shù)據(jù)包中包括了主機(jī)和設(shè)備通信的數(shù)據(jù)分組。圖1是一個(gè)典型的USB數(shù)據(jù)包的格式。



PID域是為了增加USB通信的健壯性而設(shè)定的數(shù)據(jù)分組的辨識(shí)符;CRC16域是對(duì)數(shù)據(jù)分組進(jìn)行CRC校驗(yàn)的結(jié)果。DATA域是實(shí)際傳送的數(shù)據(jù)內(nèi)容。USB設(shè)備會(huì)將接收到的主機(jī)數(shù)據(jù)包放入指定的端點(diǎn)緩沖區(qū);或者從指定的端點(diǎn)取出待發(fā)送的數(shù)據(jù)組裝成USB信息包發(fā)送到主機(jī)。

由此可見(jiàn),所謂端點(diǎn)實(shí)際上是主機(jī)與設(shè)備之間通信的來(lái)源或目的,所有的傳輸都要傳送到設(shè)備的端點(diǎn),或是由設(shè)備的端點(diǎn)發(fā)出。一系列相互獨(dú)立的端點(diǎn)在一起就構(gòu)成了USB邏輯設(shè)備。從物理層的角度來(lái)看,端點(diǎn)是一塊存儲(chǔ)器區(qū)域,用以緩沖實(shí)際接收到或待發(fā)送的數(shù)據(jù)包。

USB協(xié)議中定義了四種傳輸類(lèi)型,分別是控制傳輸、批量傳輸、中斷傳輸和同步傳輸。所有USB設(shè)備都應(yīng)該支持控制傳輸,其他三種傳輸方式根據(jù)不同的應(yīng)用背影而用于不同類(lèi)型的設(shè)備。按照傳輸類(lèi)型可將端點(diǎn)分為控制端點(diǎn)、批量端點(diǎn)、中斷端點(diǎn)和同步端點(diǎn)。其中控制端點(diǎn)較為特殊,只有它可以雙向的傳輸數(shù)據(jù),而其他端點(diǎn)只能傳輸單方向的數(shù)據(jù)。

1.2使用異步FIFO設(shè)計(jì)USB端點(diǎn)

由于USB設(shè)備控制器的緩沖區(qū)空間是對(duì)應(yīng)各個(gè)不同的端點(diǎn)。每個(gè)端點(diǎn)所對(duì)應(yīng)的傳輸方式、傳輸方向也不同。通常控制端點(diǎn)會(huì)連接控制器的MCU單元,而其他類(lèi)型的端點(diǎn)一般連接設(shè)備端的接口??梢?jiàn)USB的端點(diǎn)緩沖區(qū)實(shí)際上是在串行接口引擎時(shí)鐘和設(shè)備時(shí)鐘或MCU時(shí)鐘的兩個(gè)時(shí)鐘域之間傳輸數(shù)據(jù)。而使用異步FIFO來(lái)實(shí)現(xiàn)該結(jié)構(gòu)顯然是一個(gè)不錯(cuò)的選擇。

圖2是本文所采用的異步FIFO的結(jié)構(gòu)框圖。該異步FIFO由一塊雙端口SRAM、寫(xiě)地址/滿(mǎn)邏輯和讀地址/空邏輯、以及為了消除亞穩(wěn)態(tài)的兩級(jí)同步電路組成。左端口在寫(xiě)時(shí)鐘下進(jìn)行數(shù)據(jù)的寫(xiě)入操作;右端口在讀時(shí)鐘下實(shí)現(xiàn)數(shù)據(jù)的讀出操作。



對(duì)于異步FIFO的設(shè)計(jì),產(chǎn)生準(zhǔn)確的空滿(mǎn)標(biāo)準(zhǔn)是設(shè)計(jì)中的核心任務(wù),它與FIFO是否能穩(wěn)定工作息息相關(guān)。寫(xiě)滿(mǎn)不溢出,讀空不多讀是異步FIFO空滿(mǎn)標(biāo)志判斷的基本原則。傳統(tǒng)的判斷方法是另外設(shè)置一個(gè)狀態(tài)位,作為最高位,其余位作為地址位,當(dāng)讀寫(xiě)指針的地址位和狀態(tài)位全部吻合時(shí),F(xiàn)IFO處于空狀態(tài);當(dāng)讀寫(xiě)指針的地址位相同而狀態(tài)位相反,F(xiàn)IFO處于滿(mǎn)狀態(tài)。這種異步FIFO由于是通過(guò)直接比較二進(jìn)制讀寫(xiě)指針來(lái)判斷滿(mǎn)和空的,在跨時(shí)鐘傳遞時(shí)會(huì)有毛刺產(chǎn)生。下面將介紹一種通過(guò)直接比較格雷碼指針的方法生成FIFO的空滿(mǎn)信號(hào),從而消除了毛刺,提高了電路的穩(wěn)定性。

比如要設(shè)計(jì)一個(gè)深度為8的異步FIFO,需要使用3 b的格雷碼計(jì)數(shù)器對(duì)讀寫(xiě)指針計(jì)數(shù),與二進(jìn)制類(lèi)似,還是需要使用一個(gè)狀態(tài)位來(lái)判斷滿(mǎn)和空狀態(tài)。此時(shí)FIFO的格雷碼指針跳變情況如表1所示。



觀察表1可知,當(dāng)讀指針為4’b0011時(shí)(二進(jìn)制為4’b0010),此時(shí)比他多一個(gè)周期所對(duì)應(yīng)的格雷碼為4’b1111(二進(jìn)制為4’b1010)。兩者的高二位恰好相反,但低位完全相同。對(duì)比表1左右兩列可知當(dāng)讀寫(xiě)指針相差一個(gè)周期即FIFO滿(mǎn)時(shí)對(duì)應(yīng)的格雷碼指針的最高兩位相反,而低位則完全相同;當(dāng)兩者完全相等時(shí)對(duì)應(yīng)為FIFO的空狀態(tài)。圖3給出的是在設(shè)計(jì)的FIFO的深度為8時(shí),在Modelsim中的仿真波形。由圖3可知,當(dāng)FIFO從空到滿(mǎn)時(shí),對(duì)應(yīng)的格雷碼寫(xiě)指針為4’b1100,而同步后的讀指針為4’b0000;當(dāng)從滿(mǎn)被讀空時(shí),讀指針為4’b1100;由此可見(jiàn)仿真的FIFO的空滿(mǎn)信號(hào)與設(shè)計(jì)一致。

2 FIFO結(jié)構(gòu)的端點(diǎn)設(shè)計(jì)方案

2.1新型FIFO結(jié)構(gòu)設(shè)計(jì)控制端點(diǎn)

上文已經(jīng)論述過(guò)控制端點(diǎn)是一個(gè)雙向傳輸?shù)亩它c(diǎn),但是在同一時(shí)刻只能是單向的數(shù)據(jù)傳輸。該端點(diǎn)主要是用于USB設(shè)備的枚舉過(guò)程,主機(jī)發(fā)送一個(gè)信息包,設(shè)備負(fù)責(zé)回應(yīng)一個(gè)信息包。對(duì)于該端點(diǎn)的設(shè)計(jì)現(xiàn)有的方案都是采用雙FIFO來(lái)實(shí)現(xiàn)雙向傳輸?shù)?。一個(gè)FIFO用以接收主機(jī)發(fā)送過(guò)來(lái)的數(shù)據(jù)包;另外一個(gè)FIFO用以向主機(jī)發(fā)送數(shù)據(jù)包。在傳輸數(shù)據(jù)包時(shí)總有一個(gè)FIFO處于空閑狀態(tài),這樣會(huì)造成存儲(chǔ)器資源的浪費(fèi)。為此,本文提出一種新型的異步FIFO結(jié)構(gòu),該結(jié)構(gòu)使用一塊雙端口SRAM來(lái)實(shí)現(xiàn)控制端點(diǎn)的單工雙向傳輸,而傳統(tǒng)的雙FIFO結(jié)構(gòu)需要兩塊SRAM用來(lái)實(shí)現(xiàn)雙向傳輸。由于SRAM占據(jù)了FIFO的大部分面積,在實(shí)現(xiàn)控制傳輸?shù)墓δ芟律儆昧艘粔KSRAM,可以預(yù)見(jiàn)最終的電路實(shí)現(xiàn)面積會(huì)減小將近1/2。

圖4是本文所設(shè)計(jì)的新型異步FIFO結(jié)構(gòu),該FIFO的實(shí)現(xiàn)是基于一塊雙端SRAM。在上文所提到的異步FIFO結(jié)構(gòu)的基礎(chǔ)上增加一套讀寫(xiě)指針邏輯和滿(mǎn)空判斷標(biāo)志。這個(gè)電路可以看作是原來(lái)電路模塊的復(fù)制,即兩者設(shè)計(jì)完全一致。這兩個(gè)新增的指針模塊用以產(chǎn)生訪問(wèn)SRAM的地址和用以產(chǎn)生滿(mǎn)和空的格雷碼指針。這樣在同一方向?qū)τ赟RAM的訪問(wèn)就會(huì)有兩個(gè)地址,其中一個(gè)是讀地址,另一個(gè)是寫(xiě)地址。這樣需要設(shè)計(jì)一個(gè)選擇器,用以選擇當(dāng)前訪問(wèn)SRAM的是讀地址或?qū)懙刂?。這個(gè)選擇器的選擇端可以根據(jù)不同方向的讀寫(xiě)使能信號(hào)來(lái)切換。這是由于在同一時(shí)刻不可能出現(xiàn)一個(gè)方向的讀/寫(xiě)使能均有效的現(xiàn)象。

對(duì)于圖4的數(shù)據(jù)路徑可簡(jiǎn)介如下,方向0在其寫(xiě)使能信號(hào)的控制下,往FIFO內(nèi)寫(xiě)入數(shù)據(jù),寫(xiě)滿(mǎn)之后方向1控制其讀使能將方向0寫(xiě)入的數(shù)據(jù)讀出來(lái)。然后方向1控制其寫(xiě)使能將數(shù)據(jù)寫(xiě)入雙端口SRAM,方向0負(fù)責(zé)把SRAM內(nèi)的數(shù)據(jù)讀出。

pid控制器相關(guān)文章:pid控制器原理



上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉