新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 便攜式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

便攜式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2011-11-30 來源:網(wǎng)絡(luò) 收藏

2 AD1671控制及采集工作原理

圖3是AD1671的AD轉(zhuǎn)換時(shí)序圖。

AD1671在Encode信號(hào)上升沿開始A/D轉(zhuǎn)換,Dav信號(hào)在本次轉(zhuǎn)換完成前一定時(shí)間變低,直到Dav出現(xiàn)上升沿表示本次轉(zhuǎn)換結(jié)束。為防止數(shù)字噪聲耦合帶來的誤差,Encode信號(hào)應(yīng)在Dav信號(hào)變低后50ns內(nèi)變低。中通過8254計(jì)數(shù)器對(duì)晶振進(jìn)行分頻來給AD1671提供Encode信號(hào),以滿足其工作時(shí)序的需要。原理圖如圖4所示。系統(tǒng)初始化時(shí),向8254的Clock0寫入計(jì)數(shù)值,由此可以靈活改變采樣間隔,同時(shí)寫入Clock1的計(jì)數(shù)值用來控制采樣的個(gè)數(shù)。晶振采用5MHz有源四腳晶振,D觸發(fā)器實(shí)現(xiàn)觸發(fā)功能,系統(tǒng)工作原理如下:


系統(tǒng)初始化完成后,經(jīng)地址譯碼器產(chǎn)生Add2信號(hào),使D觸發(fā)器狀態(tài)翻轉(zhuǎn),由低變到高,8254計(jì)數(shù)使能端Gate0、Gate1變高,8254開始方式2的計(jì)數(shù)。當(dāng)Clock0的計(jì)數(shù)時(shí)間到時(shí),發(fā)出一個(gè)寬度為一時(shí)鐘周期的負(fù)脈沖,經(jīng)反向送入Encode,啟動(dòng)AD1671進(jìn)行A/D轉(zhuǎn)換。一次轉(zhuǎn)換結(jié)束,利用Dav信號(hào)將轉(zhuǎn)換的數(shù)據(jù)寫入IDT7202,同時(shí)Clock1計(jì)數(shù)一次。當(dāng)Clock1計(jì)數(shù)時(shí)間到后,發(fā)出一個(gè)脈沖,用來實(shí)現(xiàn)對(duì)D觸發(fā)器的清零,使Gate0、Gate1變低,停止AD1671轉(zhuǎn)換,完成一次系統(tǒng)的采集工作。

3 FIFO與EPP的接口電路

圖5是EPP與IDT7202的接口電路。

此電路是基于EPP1.9的。nDataSTB與nAddSTB組合產(chǎn)生nWait回送信號(hào),實(shí)現(xiàn)連鎖握手。方案中分別用數(shù)據(jù)讀周期、地址讀周期對(duì)1#FIFO、2#FIFO進(jìn)行讀取。EPP模式設(shè)定后,對(duì)FIFO存儲(chǔ)器的讀取非常簡(jiǎn)單。通過產(chǎn)生一個(gè)單I/O讀指令到“基址+4”,EPP控制器就會(huì)產(chǎn)生所需的選通信號(hào),用EPP數(shù)據(jù)讀周期傳送數(shù)據(jù)。對(duì)“基址+3”的I/O操作,可產(chǎn)生地址周期信號(hào)。


C語言指令如下:

讀一個(gè)字節(jié)數(shù)據(jù):Data=Inportb(Base_Addr+4);

讀一個(gè)字節(jié)地址: Data=Inportb(Base_Addr+3);

實(shí)際應(yīng)用中FIFO的存取時(shí)間達(dá)到ns 級(jí),EPP的速度也接近ISA總線的速率。上述接口電路屬于高頻,電路要注意消除干擾。FIFO的讀寫信源應(yīng)盡量靠近FIFO,沒用到的數(shù)據(jù)輸入端應(yīng)接地或VCC等。


上一頁 1 2 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉