新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > PCI總線實(shí)現(xiàn)通用數(shù)字信號處理系統(tǒng)

PCI總線實(shí)現(xiàn)通用數(shù)字信號處理系統(tǒng)

作者: 時(shí)間:2011-08-09 來源:網(wǎng)絡(luò) 收藏

本文提出一種方案把部分從PC機(jī)軟件中分離出來交給DSP,DSP完畢后再把數(shù)據(jù)交還PC機(jī)進(jìn)行管理。這樣充分利用DSP對高速處理的優(yōu)勢,提高統(tǒng)的實(shí)時(shí)性和穩(wěn)定性。本文以TMS320VC5402 DSP為例,給予說明。

本文引用地址:http://www.butianyuan.cn/article/150388.htm

  1 系統(tǒng)的硬件設(shè)計(jì)

  1.1 接口芯片9052

  9052是一款面向低端應(yīng)用的高性能、工作在目標(biāo)(從)模式的PCI接口芯片,支持PCI 2.1規(guī)范。該芯片的局部可以通過編程設(shè)置為8/16/32位的(非)復(fù)用,且局部總線時(shí)鐘與PCI總線時(shí)鐘相互獨(dú)立運(yùn)行,便于高、低速設(shè)備的兼容,并可支持相對慢的局部總線在PCI總線上的突發(fā)傳輸速率達(dá)到132 Mb/s。同時(shí),PCI9052提供5個(gè)本地地址空間和4個(gè)本地地址片選,基址和地址范圍可由串行E2PROM編程設(shè)置。選擇PCI9052作為PCI-DSP橋可以降低PCI總線開發(fā)的難度,增加系統(tǒng)的可靠性和穩(wěn)定性。

  1.2 DSP的HPI通信協(xié)議

  TMS320VC5402 DSP具有8位的增強(qiáng)型HPI接口,其專門用于DSP與其他總線或CPU進(jìn)行通信。主機(jī)是通過HPI控制寄存器(HPIC),地址寄存器(HPIA),數(shù)據(jù)寄存器(HPID)訪問DSP的片內(nèi)RAM,從而與DSP通信的。DSP只能訪問HPIC。HPI寄存器的選擇由HCNTL[1:0]腳在PCI總線地址有效期,說明如表1所示:

  在主機(jī)訪問DSP片內(nèi)RAM過程中,主機(jī)首先根據(jù)訪問類型對HPIC寄存器進(jìn)行初始化操作,然后再對HPIA寄存器進(jìn)行操作,將要訪問存儲單元的地址寫入HPIA,最后對HPID寄存器進(jìn)行讀寫操作,此刻HPID寄存器的內(nèi)容為HPIA指定存儲器的內(nèi)容,這樣便主機(jī)和DSP的一次通信過程。

  1.3 DSP與PCI的接口設(shè)計(jì)

  DSP與PCI的接口是實(shí)現(xiàn)DSP與主機(jī)進(jìn)行通信的關(guān)鍵。由于TMS320VC5402 DSP的HPI口是8位并口,所以PCI9052局部總線設(shè)定為8位非復(fù)用總線模式,并將其LAD[7..0]與DSP的HD[7..0]連接,實(shí)現(xiàn)數(shù)據(jù)總線的連接。接口電路如圖1所示。在8位總線模式下,LBE[1:0]分別對應(yīng)于地址的LA[1:0],將LBE0與HBIL相連,用于區(qū)分當(dāng)前傳輸?shù)氖堑?字節(jié)還是第2字節(jié)。LA[3:2]分別與HCNTL[1:0]相連,用于選擇HPI寄存器。利用PCI9052芯片的讀寫控制信號LBE0#,LBE1#,LW/R,LRDY#和部分地址信號LA[3:2]經(jīng)過CPLD進(jìn)行時(shí)序和邏輯轉(zhuǎn)換便可生成HPI口的控制信號HBIL,HC-NTL0,HCNTL1,HDS1#,HR/W#。HPIENA腳接“1”表示選用HPI模塊。這樣PCI9052就可在地址有效期決定訪問哪個(gè)HPI寄存器,實(shí)現(xiàn)DSP與PCI的通信。

  1.4 系統(tǒng)的電路設(shè)計(jì)

  如圖2所示系統(tǒng)電路主要由3部分組成:第一部分是PCI9052與PCI插槽間的信號連接電路,包括地址數(shù)據(jù)復(fù)用信號AD[31::0];總線命令信號C/BE[3::0]#;接口控制信號FRAME#,TRDY#,IRDY#,STOP#;IDSEI#,DEVSEL#,錯(cuò)誤報(bào)告信號PERR#,SERR#;系統(tǒng)信號CLK,RST#。這些信號是局部總線設(shè)備保證與PCI總線正確通信的必要信號。第二部分是和串行E-2PROM的信號連接電路,E2PROM內(nèi)存儲的是用于PCI加載的配置信息,這些信息在PCI9052硬件復(fù)位時(shí)的正確加載是保證PCI局部總線設(shè)備正常工作的前提。第三部分是PCI9052與DSP HPI接口的信號連接電路,包括數(shù)據(jù)線、地址線、讀寫控制信號線、中斷信號線等。此外該系統(tǒng)還可根據(jù)DSP的其他功能擴(kuò)展相應(yīng)的外設(shè)電路。

  2 系統(tǒng)的軟件設(shè)計(jì)

  2.1 PC機(jī)與DSP通信驅(qū)動程序設(shè)計(jì)

  PC機(jī)上應(yīng)用軟件不能直接對底層硬件進(jìn)行訪問,為實(shí)現(xiàn)PC機(jī)與DSP的通信還應(yīng)編寫設(shè)備驅(qū)動程序。WDM(Windows Driver Model)是NT3.51和NT4.0內(nèi)核模式設(shè)備驅(qū)動程序模型的擴(kuò)展形式,是一種PnP驅(qū)動程序,能在Windows 98,Windows 2000和Windows XP間實(shí)現(xiàn)源代碼級兼容。為了便于在多操作系統(tǒng)中均能應(yīng)用本系統(tǒng),需編寫WDM驅(qū)動程序。

  在PCI設(shè)備驅(qū)動程序中主要是完成PCI設(shè)備的內(nèi)存、端口的讀寫功能和中斷處理功能。若采用DDK開發(fā),需要軟件人員對計(jì)算機(jī)底層知識熟悉、開發(fā)難度大、為簡化驅(qū)動程序的開發(fā),可以使用NuMega推出的DriverStudio設(shè)備驅(qū)動程序開發(fā)工具包。通過DriverStudio開發(fā)者很容易生成驅(qū)動程序框架,同時(shí),DriverStudio與VC++有很好的接口。生成的驅(qū)動框架可以在Microsoft VC++6.0環(huán)境下添加驅(qū)動代完成驅(qū)動編寫。驅(qū)動程序設(shè)計(jì)內(nèi)容如下:

(1)設(shè)備初始化

  PCI設(shè)備的硬件資源由PCI配置機(jī)構(gòu)動態(tài)分配,由PCI設(shè)備實(shí)現(xiàn)PCI配置寄存器,提出需要配置的硬件資源,驅(qū)動程序只有獲取這些資源才能對硬件進(jìn)行操作。設(shè)備初始化環(huán)節(jié)使PCI設(shè)備驅(qū)動程序?qū)崿F(xiàn)識別PCI器件,尋址PCI器件的資源。如果m_MemoryRange0,m_IoPortRange1分別為KMemoryRange類、KIoRange類的實(shí)例,則初始化操作可通過調(diào)用其成員函數(shù)實(shí)現(xiàn):

  (2)端口操作

  對于X86處理器I/O空間是一個(gè)64 B的尋址空間。當(dāng)初始化完畢后,可直接調(diào)用KIoRange類成員函數(shù)對端口進(jìn)行操作。如從端口讀/寫一個(gè)雙字?jǐn)?shù)據(jù)可調(diào)用成員函數(shù)ind(),Outd()實(shí)現(xiàn)。

  (4)中斷操作

  在本系統(tǒng)中的PCI中斷是由PCI設(shè)備發(fā)出的要求上位機(jī)接收數(shù)據(jù)的中斷請求,中斷服務(wù)程序要完成的功能是上位機(jī)從DSP的片內(nèi)RAM中讀取數(shù)據(jù)。對硬件的中斷處理可通過調(diào)用KInterrupt類的相關(guān)成員函數(shù)實(shí)現(xiàn)。

  此函數(shù)完成了初始化中斷類實(shí)例操作并實(shí)現(xiàn)了與中斷服務(wù)例程的連接。驅(qū)動程序安裝好以后,在應(yīng)用程序中調(diào)用Create-File()函數(shù)打開設(shè)備,通過調(diào)用API函數(shù)De-viceloControl就可實(shí)現(xiàn)應(yīng)用程序與DSP之間的通信。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉