基于 ZigBee 技術(shù)的 RFID 系統(tǒng)的設(shè)計(jì)
采用JATMEL公司的AVR系列單片機(jī)ATlnega16L和ATmega64L比較合適。ATlnega16L、64L足摯下增強(qiáng) AVRRISC結(jié)構(gòu)的低功耗8位CMOS微控制器,由于其先進(jìn)的指令集以及單時(shí)鐘周期指令執(zhí)行時(shí)間,該控制器的數(shù)據(jù)吞吐率高達(dá)1MIPS/MHz,從而 可以緩減系統(tǒng)在功耗和處理速度之間的矛盾。
2.3實(shí)際工作電路
本系統(tǒng)電路如圖2、3所示,分別為應(yīng)答器和瀆卡器。讀卡器最終要完成與上位機(jī)的通信,所以本設(shè)計(jì)應(yīng)用串口協(xié)議轉(zhuǎn)換芯片AD101完成兩臺(tái)設(shè)備的數(shù)據(jù)傳輸。
3RFID系統(tǒng)的軟件設(shè)計(jì)
無線網(wǎng)絡(luò)的軟件設(shè)計(jì)是實(shí)現(xiàn)遠(yuǎn)距離RFID系統(tǒng)必不可少的部分,本課題所涉及的軟件部分重點(diǎn)包括以下兩方面:
(1)讀卡器,也就是主節(jié)點(diǎn),主要是Atmega64L與Atmega16L,以及MCU與無線模塊通信的收發(fā)程序。
(2)應(yīng)答器,也就是終端節(jié)點(diǎn),實(shí)現(xiàn)終端節(jié)點(diǎn)與豐節(jié)點(diǎn)的數(shù)據(jù)交換。在設(shè)計(jì)各部分程序之前,首先要了解Chipcon公司的CC2420開發(fā)平臺(tái)通訊協(xié)議的模型結(jié)構(gòu)和所使用的編程工具,以及本系統(tǒng)中無線網(wǎng)絡(luò)系統(tǒng)軟件的特點(diǎn)。
3.1讀卡器的軟件設(shè)計(jì)
讀卡器是整個(gè)無線網(wǎng)絡(luò)的管理員,它將負(fù)責(zé)網(wǎng)絡(luò)的建立、地址的分配和成員的加入、節(jié)點(diǎn)設(shè)備數(shù)據(jù)的更新、設(shè)備關(guān)聯(lián)表的維護(hù)并根據(jù)網(wǎng)絡(luò)的狀況自動(dòng)更新。 ZigBee網(wǎng)絡(luò)要求至少一個(gè)FFD作為網(wǎng)絡(luò)主節(jié)點(diǎn)。要建立一個(gè)網(wǎng)絡(luò),第一個(gè)節(jié)點(diǎn)必須被配置成主節(jié)點(diǎn),這樣才能管理以后添加到網(wǎng)絡(luò)的其它節(jié)點(diǎn)。由于主節(jié)點(diǎn) 處于網(wǎng)絡(luò)的最上層,功能復(fù)雜,因此時(shí)主節(jié)點(diǎn)的硬件配置也有較高的要求,主節(jié)點(diǎn)一般是由電源供電。本課題中讀卡器相當(dāng)于整個(gè)網(wǎng)絡(luò)的主節(jié)點(diǎn),而應(yīng)答器作為終端 節(jié)點(diǎn)。一旦主設(shè)備將節(jié)點(diǎn)設(shè)備同網(wǎng)絡(luò)連接,便可以實(shí)現(xiàn)通信。圖4為在網(wǎng)絡(luò)建立成功的基礎(chǔ)上讀卡器的工作流程圖。
評(píng)論