新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 用RapidIO提高DSP陣列的性能

用RapidIO提高DSP陣列的性能

作者: 時間:2010-02-26 來源:網絡 收藏

圖2:Ambric Am2000器件結構中包含了一個由兩個帶DSP擴展指令的RISC核(SRD)和兩個不帶DSP擴展指令的RISC核(SR)組成的計算單元(CU),因此一共有4個CPU核(左)和一個由4個1KB RAM塊和一個動態(tài)信道互連組成的RAM單元(右)。
圖2:Ambric Am2000器件結構中包含了一個由兩個帶擴展指令的RISC核(SRD)和兩個不帶擴展指令的RISC核(SR)組成的計算單元(CU),因此一共有4個CPU核(左)和一個由4個1KB RAM塊和一個動態(tài)信道互連組成的RAM單元(右)。


Ambric公司最出名的是它的結構化對象編程模型,可提供相當簡化的平臺供快速開發(fā)和調試嵌入式設備使用。它還向我們表明為什么面向對象編程(OOP)不再只是軟件開發(fā)人員的專利。

你現在也可以借助Eclips集成開發(fā)環(huán)境(IDE)和Java的優(yōu)勢并利用古老的OOP技術進行應用開發(fā),然后這種架構可以利用傳統但優(yōu)秀的分而治之技術進行處理。未用的處理器及其相關RAM是整體并行架構的關鍵優(yōu)勢,因為它們可用于調試,而對功能或不產生損害。

Cell處理器也在不斷進步

接下來,我們將探討東芝、索尼和IBM共同努力開發(fā)的Cell寬帶引擎架構,或簡稱Cell。Cell處理器的“核心”是功能強大的RISC 6?位雙線程IBM PowerPC內核,“核糖體(ribosome)”是一套8個32位協同處理單元(SPE),這些單元都是專用協處理器。每個SPE都是一個浮點單元,能夠快速處理單精度和雙精度算術運算。

Cell的“內質網(endoplasmic reticulum)”由兩條高速總線組成。第一條用于Cell內通信,稱為基本接口總線(EIB)。第二條被稱為FlexIO總線,用于兩個或以上Cell處理器連接在一起時Cell間的通信。

目標應用包括高清晰度顯示器、記錄設備、娛樂系統、數字成像系統和物理仿真(如科學和結構化工程建模)。Mercury計算機系統公司準備開發(fā)多個集成有Cell處理器的服務器類系統。東芝計劃開發(fā)基于Cell的高清晰電視。

除此之外,索尼宣布從2006年11月底開始銷售人們高度關注的帶Cell處理器的PlayStation 3。現在,面對一臺運行頻率達4GHz、理論上處理能力可達256GFLOPS并且可能比PC還強大得多的游戲機,游戲愛好者怎么會輕易放棄擁有這樣一臺游戲機的機會呢?


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉