高速圖像處理系統(tǒng)中DDR2-SDRAM接口的設(shè)計(jì)
由于圖像數(shù)據(jù)具有消隱時間,我們可以在場消隱的這段時間里來交換讀/寫地址。讀/寫控制的具體操作如圖5所示。本文引用地址:http://butianyuan.cn/article/161777.htm
3 實(shí)驗(yàn)結(jié)果
為了測試基于DDR2的圖像存儲性能,外部輸入圖像源選用標(biāo)準(zhǔn)VGA格式的圖像,外部輸出端接到DVI接口,DVI外接一般的CRT顯示器。D-VI接口的顯示芯片是CH7301,通過配置這個芯片的寄存器選擇其VGA模式。配置這個芯片寄存器的操作是通過I2C總線來達(dá)到的。這里選用Xi-linx公司的Virtex-5器件與Micron公司的DDR2 SDRAM顆粒MT4H3264HY-53ED3搭建了實(shí)驗(yàn)的硬件平臺。
在輸入端的VGA數(shù)據(jù)源產(chǎn)生的圖像為800×600,幀頻為60/幀,底色為全黑,5×5個像素點(diǎn)的白色正方形圖像,其中白色正方形每幀以50個像素點(diǎn)距離移動,在CRT顯示端我們可以看見輸出端的圖像比輸入端的圖像延遲一幀。實(shí)驗(yàn)證明了設(shè)計(jì)是正確的。實(shí)驗(yàn)結(jié)果如圖6所示。
4 結(jié)語
通過具體的實(shí)測,其DDR2的最高工作頻率為266MHz,并且在200 MHz主頻下,其64位的數(shù)據(jù)傳輸速率達(dá)到了3.2 GB/s,并且能正確的存儲圖像,滿足了在高幀頻圖像處理系統(tǒng)中緩存的應(yīng)用。解決了基于FPGA的高速圖像處理系統(tǒng)中圖像緩存的難點(diǎn),為基于FPGA的高幀頻圖像處理,包括圖像旋轉(zhuǎn),圖像切割等的實(shí)現(xiàn)打下了良好的基礎(chǔ)。
評論