新聞中心

EEPW首頁 > 消費電子 > 設(shè)計應(yīng)用 > 新型數(shù)字CCD相機(jī)及其圖像數(shù)據(jù)傳輸卡設(shè)計

新型數(shù)字CCD相機(jī)及其圖像數(shù)據(jù)傳輸卡設(shè)計

作者: 時間:2009-08-28 來源:網(wǎng)絡(luò) 收藏

lpm_ff_component3.clock = FVALT&STROBT&LVALT&

GP5  # GP5&VCLK

lpm_ff_component3.data0..0 = VSYNN

STROO = FVALT&STROBT&LVALT&GP5 

A19..0 = lpm_counter_component.q19..0

lpm_counter_component.aclr = sclr

lpm_counter_component.clock=FVALT&STROBT&LVALT&

GP5  # GP5&VCLK

/WE = FVALT&LVALT&STROO 

/OE = FVALT

FVTA = FVALT

/FVTA = FVALT

VCLK = lpm_counter_component1.q0..0

lpm_counter_component1.clock = VVCLK

VVCLK = CLK & GP5

2VCLK = VVCLK

F1 = A19&GP5

HSYNN =A5&A6&A7&A8&A9&GP5

VSYNN =A14&A15&A16&A17&A18&GP5

END

2.3 多層高速印制電路板

筆者研制的卡的印制板為四層板,除了頂層和低層外,單獨了電源和地層,這是基于PCI總線板卡的基本要求。另外,由于卡上的數(shù)據(jù)、地址及控制信號多為高速信號,在進(jìn)行印制板設(shè)計時,還必須注意以下幾點:

?PCI橋引腳的最大走線長度限于1.5英寸,CLK信號走線長度限于2.5±0.1英寸,且只連接一個負(fù)載;

?板上的共享PCI信號線的無負(fù)載特性阻抗(Z0)應(yīng)控制在60~100Ω;

?PCI控制信號應(yīng)考慮上拉電阻;

?每個電源引腳都要對地去耦合,處理開關(guān)電流的沖擊。一般跨接0.01μF高頻去耦電容;

?采集卡應(yīng)遵守最大引腳電容小于10pF的限制;

?共享的PCI信號在板上,只能帶一個負(fù)載。

在深入研究了CCD接口要求的基礎(chǔ)上,按照以上的設(shè)計原理,自行研制成功基于PCI總線的、適用于多同時曝光的卡。該卡在機(jī)載多波段偏振成像系統(tǒng)原理樣機(jī)中成功地通過了調(diào)試。測試數(shù)據(jù)表明,卡能夠滿足系統(tǒng)的設(shè)計要求。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉