新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > ARM中基于DMA的高效UART通訊及其應(yīng)用

ARM中基于DMA的高效UART通訊及其應(yīng)用

作者: 時間:2012-04-16 來源:網(wǎng)絡(luò) 收藏

5、試驗及結(jié)論

為了驗證的有效性,筆者做了對比試驗。把負責(zé)軌跡插補的定時中斷優(yōu)先級設(shè)計成最高(中斷時間間隔50毫秒,中斷服務(wù)程序執(zhí)行時間約需要30毫秒),然后一個機器人采用中斷方式接收上位機連續(xù)發(fā)送的100組命令,另一個采用的方式接收上位機連續(xù)發(fā)送的100組命令。然后在機器人主程序中通過讀取的狀態(tài)寄存器判斷出現(xiàn)錯誤(主要是數(shù)據(jù)溢出錯誤,即緩沖區(qū)有接收數(shù)據(jù)而沒有及時讀取,被新的數(shù)據(jù)覆蓋)的次數(shù)。軟件采用C語言,用ADS1.2編譯調(diào)試。試驗結(jié)果如表2。實驗證明了第二種方式的有效性。

表2:對比試驗結(jié)果
5.jpg

本文作者的創(chuàng)新點在于:在中,通過采取方式,直接將接收的數(shù)據(jù)轉(zhuǎn)移到設(shè)定好的RAM區(qū),然后設(shè)置相應(yīng)的全局標(biāo)志,通知主程序數(shù)據(jù)可用就可以了。開發(fā)人員不需要到UART的緩沖區(qū)中讀取數(shù)據(jù),直接讀RAM就可以了。與采用中斷方式或者查詢方式的串行口方式相比較,不僅僅可以節(jié)省CPU通訊時用于接收數(shù)據(jù)的時間,同時可以防止UART接收的數(shù)據(jù)由于沒有及時被讀取而丟失,提高了通訊的可靠性。

參考文獻:
(1)嵌入式系統(tǒng)開發(fā)與,田澤編著,北京航空航天大學(xué)出版社,2005年5月第一版;
(2)S3C44B0X RISC MICROPROCESSOR ,SAMSUNG ElECTRONICS
(3)微控制器基礎(chǔ)與實戰(zhàn),周立功等編著,北京航空航天大學(xué)出版社,2003年11月第1版.
(4) 魏永清 萬寶年,具有軟件模擬FIFO緩沖區(qū)的串口通信模塊設(shè)計,微計算機信息 2006年第7-2期:64-66


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉