新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 單片機(jī)在高速數(shù)據(jù)采集中的接口設(shè)計

單片機(jī)在高速數(shù)據(jù)采集中的接口設(shè)計

作者: 時間:2012-03-05 來源:網(wǎng)絡(luò) 收藏

在方式1中,有兩種時鐘提供方式,其一由CLKR提供時鐘。

但這種連接方式能提供的時鐘最大為3.2MHz,另外可由外部電路提供時鐘,最高可達(dá)系統(tǒng)的最大時鐘5.5MHz,實(shí)現(xiàn)連接,根據(jù)要求,在實(shí)際使用時選擇第二種連接方式。具體電路如 5所示。

CLKIN(14)外接一有源振蕩器,提供5MHz的時鐘;

MODE(16)接+5v電源,/CS接地:選擇工作模式;

/CONVST(13)接TMS320VC5402的XF引腳,由DSP的通過XF控制轉(zhuǎn)換;

SCLK(12),F(xiàn)STRT(10),SDATA(11)分別和DSP的BLCKR0,BFSR0,BDR0連接’接收傳送時鐘,幀同步信號,。

CLKIN是MAX121的輸入時鐘,而SCLK使移位進(jìn)入處MAX121,CLKIN由外部時鐘振蕩器驅(qū)動(5MHz)。TMS320VC5402的XF引腳(通用I/O口)驅(qū)動MAX121輸入端為低,啟動一次轉(zhuǎn)換。TMS320VC5402的BCLKR0(接收時鐘)端配置為輸入,并由MAX121的SCLK輸出端驅(qū)動。MAX121的SDATA輸出端數(shù)據(jù)在時鐘的上升沿改變狀態(tài),而在時鐘下降沿,數(shù)據(jù)被鎖存到TMS320VC5402的DR輸入端。這樣可提供1/2個時鐘周期,以滿DR輸入端所需要的數(shù)據(jù)建立和保持時間。MAX121 SCLK和SDATA之間的最大時滯在+25時為65ns,所以1/2個時鐘周期足以滿足要求的建立和保持時間.

MAX121的FSTRT輸出驅(qū)動TMS320VC5402的BFSR0輸入,以對數(shù)據(jù)分幀。FSTRT輸出的下降沿指示MSB已準(zhǔn)備好,可被鎖存。在下一個時鐘下降沿,MSB被鎖存在TMS320VC5402。使用這種,配置TMS320VC5402可接收16位,于是14位數(shù)據(jù)被時鐘同步移入DSP,同時跟隨兩位尾隨的0。

結(jié)論

部論的硬件部分和軟件部分都已經(jīng)得到實(shí)驗(yàn)驗(yàn)證,并將其應(yīng)用到研發(fā)之中,與同類A/D比較,與DSP等有簡易的,應(yīng)用方便,而且有著較高的分辨率,實(shí)用性很強(qiáng)。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉