新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 一種低電壓帶隙基準電壓源的設計

一種低電壓帶隙基準電壓源的設計

作者: 時間:2009-12-04 來源:網(wǎng)絡 收藏

3 仿真分析
圖3為幅度隨溫度變化的曲線,可以看到,從-30~100℃,Vref基本在3 mV以內(nèi)波動,誤差范圍在5%以內(nèi)。

本文引用地址:http://butianyuan.cn/article/181161.htm

圖4所示是本的PSRR仿真結果。從圖4可以看出,在低頻時,其PSRR約為-81 dB。

圖5是本的電源掃描仿真結果。由圖可見,其電源在1~1.8 V之間,電路都能很穩(wěn)定的輸出約600 mV的電壓值。

4 結束語
本文給出了一個低電壓供電時的帶隙基準電壓源電路的方法。該電路通過對傳統(tǒng)帶隙基準電路的改進,使輸出基準電壓在600 mV仍然能滿足零溫度系數(shù)。本設計基于TSMC 0.13 μmC-MOS工藝。通過仿真,結果顯示:該電路在-30~100℃范圍內(nèi)的溫度系數(shù)為12×10-6℃,低頻下的PSRR約為-81 dB。在供電為1~1.8 V范圍內(nèi),電路能夠工作正常,輸出電壓約600 mV。


上一頁 1 2 3 下一頁

關鍵詞: 電壓 設計 基準

評論


相關推薦

技術專區(qū)

關閉