新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 用于VCA或幅度調(diào)制的FET乘法運算電路介紹

用于VCA或幅度調(diào)制的FET乘法運算電路介紹

作者: 時間:2012-03-23 來源:網(wǎng)絡(luò) 收藏

電路的功能

本文引用地址:http://butianyuan.cn/article/186763.htm

本電路是一種使用雙的2象限乘法電路

最大輸入電壓為10V,2象限(AM)等效,可作為低頻調(diào)制電路使用。

電路工作原理

本電路利用了的溝道電阻變化,以TT15、TT16特性相同為前提條件,OP放大器A2輸入端的電流I1的I2被自動控制,二者相等。如果EY=0,I1自然應(yīng)該等于零,那么I2=0,此時 TT1和RR15的柵極擺到負(fù)電位,呈斷開狀態(tài),在這種狀態(tài)下的溝道電阻阻值非常高,所以O(shè)P放大器A1的電壓增益很小,假設(shè)I1=I2,則可建立以下關(guān)系式:

GM是電阻的倒數(shù),隨柵極電壓而變,并與+EY成正比。

TT1和A2是完成可變增益的部分。AV=GM1.R11,輸出輸入之間有如下關(guān)系:E0=EE.GM.R11,GM1=GM2,R11=R12,所以可建立以下關(guān)系式:

式中ET是確定比例系數(shù)的基準(zhǔn)偏壓,通常為+10V,E2和EF輸入端的電阻分壓電路是為使耦合式FET的溝道電阻處于線性范圍內(nèi)而加的,為了擴(kuò)大線性范圍,在漏極和柵極之間加了100K的電阻進(jìn)行局部反饋。

OP放大器A3只是用作倒相,當(dāng)EY輸入為負(fù)時可以去掉。

齊納二極管是為了限制OP放大器A2的輸出,使其在+0.6V~-5V。

元件選擇

本電路的關(guān)鍵元件是雙FET,它是N溝道型的,也可以選擇其他型號的產(chǎn)品。從電路工作狀態(tài)來看,OP放大器A2的電壓是-5V,柵極電壓為-2.5V,如果來斷電壓不低于該值,EY=0時,就會產(chǎn)生誤差,因此齊納地極管電壓可選高些。

使用說明

從電路工作過程可以看出,電壓控制電阻使放大倍數(shù)發(fā)生變化,所以它與等效,EY輸入構(gòu)成反饋環(huán)路,不能在高頻下工作,應(yīng)予注意。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉