新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于TMS320C6455的視頻動(dòng)目標(biāo)檢測(cè)裝置設(shè)計(jì)

基于TMS320C6455的視頻動(dòng)目標(biāo)檢測(cè)裝置設(shè)計(jì)

作者: 時(shí)間:2011-07-18 來(lái)源:網(wǎng)絡(luò) 收藏

1.4 數(shù)字圖像序列導(dǎo)入
數(shù)字圖像的處理主要在DSP中進(jìn)行,為了提高圖像處理的速度,需要借助其強(qiáng)大的EDMA功能。320提供由增強(qiáng)型直接存儲(chǔ)器訪問(wèn)EDMA(Enhanced Direct Memory Address)控制器,無(wú)需CPU的參與就能夠完成存儲(chǔ)器映射空間的數(shù)據(jù)傳輸,可以滿足多種海量數(shù)據(jù)交換的處理系統(tǒng)需求。
數(shù)字圖像序列的導(dǎo)入和DSP內(nèi)部存儲(chǔ)均采用了RAM乒乓結(jié)構(gòu)進(jìn)行。在FPGA中主要完成YUV422數(shù)字圖像的乒乓緩存,在DSP中主要完成數(shù)字圖像序列的乒乓處理和循環(huán)存儲(chǔ),結(jié)構(gòu)組成如圖3所示。

本文引用地址:http://www.butianyuan.cn/article/187433.htm

b.JPG


FPGA的圖像乒乓緩存以行(512像素)為單位,依據(jù)FPGA內(nèi)部的RAM資源來(lái)確定乒乓緩存空間的大小,利用行同步時(shí)鐘(或其分頻信號(hào))來(lái)同步實(shí)時(shí)寫(xiě)入圖像數(shù)據(jù)。由于DSP的EDMA速度資源空間很大,即使內(nèi)部資源很小的FPGA,只要其內(nèi)部RAM空間超過(guò)1 k(512x2像素,2行圖像數(shù)據(jù)),就能夠?qū)崿F(xiàn)該乒乓結(jié)構(gòu)。
DSP則利用時(shí)間指針進(jìn)行圖像序列的乒乓循環(huán)存儲(chǔ)和處理,在EDMA實(shí)時(shí)導(dǎo)入當(dāng)前場(chǎng)的圖像的同時(shí),完成對(duì)上場(chǎng)圖像的算法處理。這樣的乒乓結(jié)構(gòu)可以根據(jù)DSP的內(nèi)存空間的大小和算法的需求進(jìn)行合理的設(shè)計(jì),乒乓循環(huán)幀數(shù)n=2,3,4…。
320內(nèi)部提供有2 096 K字節(jié)的L2 SRAM空間,除了預(yù)留程序、數(shù)據(jù)存儲(chǔ)、算法空間外,還可以提供至少8場(chǎng)(8x512x256=1 024 KB)圖像的存儲(chǔ)空間,系統(tǒng)還可以備選DDR2作為擴(kuò)展內(nèi)存,為圖像序列的乒乓緩存提供了充足的高速存儲(chǔ)空間支持。
1.5 字符疊加
為了讓觀測(cè)者更清楚地了解目標(biāo)的信息,視頻處理裝置通在顯示圖像上實(shí)時(shí)疊加字符,采用的方法是在圖像上直接進(jìn)行模擬或數(shù)字信號(hào)疊加。本裝置的字符疊加采用Philips公司的視頻編碼芯片SAA7121H完成,顯示信息可以通過(guò)DSP進(jìn)行動(dòng)態(tài)控制,保證信息的實(shí)時(shí)、直觀。
320通過(guò)I2C總線對(duì)SAA7121H進(jìn)行配置,在FPGA中對(duì)SAA7113H輸出的YUV視頻信號(hào)進(jìn)行處理并提取同步信息,作為后面字符疊加的同步控制信號(hào)。需要疊加的字符點(diǎn)陣庫(kù)存儲(chǔ)在FLASH中,由DSP控制的實(shí)時(shí)顯示字符內(nèi)容存儲(chǔ)在FPGA的RAM中;在視頻同步信息的控制下,字符疊加模塊在視頻信號(hào)的特定(顯示)位置讀取RAM中的數(shù)據(jù),并將字符點(diǎn)陣與視頻信號(hào)進(jìn)行疊加,產(chǎn)生所需的帶字符的視頻。視頻字符疊加過(guò)程如圖4所示。

d.JPG



關(guān)鍵詞: C6455 320C 6455 TMS

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉