新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 實(shí)用I/O地址譯碼電路設(shè)計(jì)

實(shí)用I/O地址譯碼電路設(shè)計(jì)

作者: 時(shí)間:2009-12-11 來源:網(wǎng)絡(luò) 收藏
表2所列的I/O地址的選擇范圍。圖2中的S1~S3的狀態(tài)為“000”,其對應(yīng)的譯碼地址便可從表2查得。

本文引用地址:http://butianyuan.cn/article/188466.htm

3 用8輸入與非門實(shí)現(xiàn)的
的原理圖見圖3所示。該電路的優(yōu)點(diǎn)是電路簡單,I/O地址的變換也是通過跳線S1~S4來改變的,地址變換范圍是0BOH~3FFH,為單譯碼輸出。若按圖3所示的跳線位置,則譯碼地址為300H~307H。

4 基于可編程器件GALl6V8的譯碼
此種譯碼主要適用于邏輯關(guān)系比較復(fù)雜的,其優(yōu)點(diǎn)是設(shè)計(jì)靈活,可編程,改動(dòng)方便,并可多譯碼輸出。

5 結(jié)束語
PC總線譯碼電路是PC機(jī)和PC總線與外設(shè)連接的重要部分。本文給出的幾種PC總線譯碼電路,可在使用時(shí)根據(jù)實(shí)際情況靈活選擇,實(shí)際使用證明,本文所介紹的幾種譯碼電路都切實(shí)可行。


上一頁 1 2 下一頁

關(guān)鍵詞: 譯碼電路

評論


技術(shù)專區(qū)

關(guān)閉