新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 實(shí)用I/O地址譯碼電路設(shè)計(jì)

實(shí)用I/O地址譯碼電路設(shè)計(jì)

作者: 時(shí)間:2009-12-11 來源:網(wǎng)絡(luò) 收藏

0 引言
PC機(jī)的軟件資源十分豐富,而工控PC機(jī)的應(yīng)用更是日益廣泛。為了達(dá)到與外部相聯(lián)系的目的,通常都會(huì)制做A/D、D/A等具有特定功能的卡,然后直接插入PC機(jī)主板的擴(kuò)展槽上,而且每個(gè)卡都有自己的I/O地址。PC機(jī)器I/O地址范圍為000~3FFH,其中系統(tǒng)板和計(jì)算機(jī)外設(shè)占用了一部分,給用戶保留了一部分。但用戶地址譯碼要在卡上實(shí)現(xiàn),并且要避免與其它卡的地址沖突,它的地址應(yīng)能用跳線或其它方法進(jìn)行改變。

本文引用地址:http://butianyuan.cn/article/188466.htm

1 基于8位比較器的
的核心器件為8位比較器74LS688,圖l所示是其電路圖,其中,SW為8位撥段開關(guān),通過改變其開關(guān)位置,可以達(dá)到改變I/O地址的目的。74LS688比較器的功能見表1所列。當(dāng)Pi=Qi(i=0,l,2…7)時(shí),輸出有效。參與譯碼的地址線為A0~A9,其中與比較器相連的地址線為A2~A9,而A0一A1則留作卡上芯片的內(nèi)部尋址。該的I/O地址選擇范圍較寬,為000H~3FFH。Pi和Qi的排列沒有按順序排的主要原因是考慮到PCB圖的布線美觀、方便(與比較器引腳有關(guān))。AEN是PC總線的一個(gè)輸出信號(hào)。表1中的高電平表示計(jì)算機(jī)處于DMA響應(yīng)周期,這時(shí)要禁止I/O地址譯碼。

2 使用局部譯碼的譯碼電路
使用局部譯碼的譯碼電路其原理圖見圖2所示。該電路的特點(diǎn)是有8路譯碼輸出,并可通過改變跳線S1、S2、S3來改變I/O的地址范圍。設(shè)跳線S1、S2、S3向上短接和非門的輸出相連時(shí),狀態(tài)為“0”,而向下短接和非門輸入相連時(shí),狀態(tài)為“1”,那么,會(huì)出現(xiàn)如


上一頁 1 2 下一頁

關(guān)鍵詞: 譯碼電路

評(píng)論


技術(shù)專區(qū)

關(guān)閉