新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 一種帶有LAN接口的DDS正弦函數(shù)發(fā)生器設(shè)計(jì)

一種帶有LAN接口的DDS正弦函數(shù)發(fā)生器設(shè)計(jì)

作者: 時(shí)間:2009-07-06 來(lái)源:網(wǎng)絡(luò) 收藏
(Direct Digital Synthesizer,直接數(shù)字合成技術(shù))近年來(lái)得到了飛速發(fā)展,其應(yīng)用領(lǐng)域不斷拓展,在電子電力技術(shù)領(lǐng)域得到廣泛的應(yīng)用。是產(chǎn)生高精度、快速變換頻率、輸出波形失真小的優(yōu)先選用技術(shù)。該技術(shù)從相位概念出發(fā),以奈奎斯特時(shí)域采樣定理為基礎(chǔ)在時(shí)域中進(jìn)行頻率合成,其轉(zhuǎn)換速度快、頻率分辨率高,并且在頻率轉(zhuǎn)換時(shí)可保持相位連續(xù),因而易于實(shí)現(xiàn)多種調(diào)制功能,是一種全數(shù)字化技術(shù);其幅度相位頻率均可實(shí)現(xiàn)程控并可通過(guò)更換數(shù)據(jù)靈活實(shí)現(xiàn)任意波形。利用FPGA芯片及D/A轉(zhuǎn)換器,采用直接數(shù)字頻率合成技術(shù),設(shè)計(jì)了一種帶有的正弦函數(shù)

1 系統(tǒng)概述

本文引用地址:http://butianyuan.cn/article/188850.htm

LXI總線是Agilnet公司和VXI科技公司共同合作,于2004年9月41日在美國(guó)加州PALAOLTO提出一種新型儀器規(guī)范,全稱為-based Extensions for Instrumentation(局域網(wǎng)的儀器擴(kuò)展)。它基于著名的工業(yè)標(biāo)準(zhǔn)以太網(wǎng)(Ethernet)技術(shù),擴(kuò)展了儀器需要的語(yǔ)言、命令、協(xié)議等內(nèi)容,構(gòu)成了一種適用于自動(dòng)測(cè)試系統(tǒng)的新一代模塊化儀器平臺(tái)標(biāo)準(zhǔn)。為了適應(yīng)國(guó)際上儀器技術(shù)的發(fā)展,以具備LXI硬件基礎(chǔ)、帶有接口的可程控儀器的研制作為本課題的出發(fā)點(diǎn)。同時(shí)該程控智能函數(shù)以直接數(shù)字頻率合成技術(shù)()為基礎(chǔ)的,此技術(shù)是隨著計(jì)算機(jī)、數(shù)字集成電路和微電子技術(shù)的發(fā)展,在頻率合成技術(shù)領(lǐng)域的新的突破。它是將先進(jìn)的數(shù)字信號(hào)處理理論和方法引入到信號(hào)合成領(lǐng)域,它的出現(xiàn)為進(jìn)一步提高信號(hào)的頻率穩(wěn)定度提供了新的解決方法。該技術(shù)具有以下優(yōu)點(diǎn):頻率轉(zhuǎn)換快、分辨率高、相位噪聲低等。

2 DDS實(shí)現(xiàn)方案論證與比較

方案一:采用高性能DDS單片電路的解決方案模擬直接合成法,轉(zhuǎn)換速度快,頻率分辨力高,但電路復(fù)雜,難以集成,發(fā)展受到一定限制。

方案二:采用鎖相環(huán)合成法,輸出信號(hào)頻率可達(dá)到超高頻甚至微波段,且輸出信號(hào)頻譜純度較高,但轉(zhuǎn)換要幾毫秒的時(shí)間,速度慢。

方案三:采用直接數(shù)字合成器(DDS),可用硬件或軟件實(shí)現(xiàn)。即用累加器按頻率要求對(duì)相應(yīng)的相位增量進(jìn)行累加,再以累加相位值作為地址碼,取存放于ROM中的波形數(shù)據(jù),經(jīng)D/A轉(zhuǎn)換、濾波即得所需波形。方法簡(jiǎn)單,頻率穩(wěn)定度高,易于程控。

根據(jù)上述三種方案綜合考慮,選擇方案三進(jìn)行設(shè)計(jì)。下面根據(jù)方案三進(jìn)行硬件和軟件兩方面的設(shè)計(jì)。

3 系統(tǒng)硬件設(shè)計(jì)

3.1 頻率合成器

采用直接數(shù)字頻率合成技術(shù)產(chǎn)生波形的方框圖如圖1所示,輸入頻率經(jīng)倍頻→計(jì)數(shù)器→存儲(chǔ)器→D/A轉(zhuǎn)換器→濾波后產(chǎn)生所需波形輸出。用存儲(chǔ)器存儲(chǔ)所需的波形量化數(shù)據(jù),用不同頻率的脈沖驅(qū)動(dòng)地址計(jì)數(shù)器。該計(jì)數(shù)器的輸出接到存儲(chǔ)器的地址線上,這樣在存儲(chǔ)器的數(shù)據(jù)線上就會(huì)周期性地出現(xiàn)波形的量化數(shù)據(jù),經(jīng)D/A轉(zhuǎn)換并濾波后即可生成波形,并且完全能滿足頻率范圍為100~200 Hz、步進(jìn)間隔≤100 Hz的要求。

3.2 系統(tǒng)硬件整體框圖

整個(gè)系統(tǒng)的設(shè)計(jì)主要包括4個(gè)部分:DDS函數(shù)、通用接口部分、上位機(jī)虛擬儀器控制程序、網(wǎng)絡(luò)接口控制部分等。系統(tǒng)組成框圖如圖2所示。

(1)DDS函數(shù)發(fā)生器部分是儀器的主體部分,不僅具備獨(dú)立儀器的功能,而且可以通過(guò)儀器接口接收上位機(jī)的控制,實(shí)現(xiàn)程控的目的。

(2)上位虛擬機(jī)控制部分所要完成的功能是通過(guò)網(wǎng)絡(luò)向儀器終端發(fā)送控制命令。當(dāng)接收到上位機(jī)的命令后,儀器進(jìn)行相應(yīng)的動(dòng)作。

(3)網(wǎng)絡(luò)接口控制部分主要是完成儀器和Ethernet的接通和數(shù)據(jù)的接收與發(fā)送。當(dāng)網(wǎng)絡(luò)有數(shù)據(jù)傳送到儀器時(shí),儀器要判斷所送來(lái)的數(shù)據(jù)包是不是發(fā)送給自己的數(shù)據(jù)包:如果是,則接收并放人內(nèi)存專門開辟的緩沖區(qū)中,同時(shí)回送接收到數(shù)據(jù)的信號(hào)給上位機(jī);如果不是自己的數(shù)據(jù)包,則丟棄。

(4)通用接口部分相當(dāng)于接口轉(zhuǎn)換卡,即通用接口與網(wǎng)絡(luò)接口的轉(zhuǎn)換。

3.3 正弦信號(hào)產(chǎn)生器

正弦信號(hào)產(chǎn)生器采用直接頻率合成集成芯片AD9850。其內(nèi)部包括高速、高性能D/A轉(zhuǎn)換器件和高速比較器,6倍參考時(shí)鐘倍乘器等。利用內(nèi)時(shí)鐘倍乘器,降低了對(duì)外部高速參考時(shí)鐘振蕩器的要求,可實(shí)現(xiàn)全數(shù)字編程控制的頻率合成器和時(shí)鐘發(fā)生器。在外接精密時(shí)鐘源時(shí),可產(chǎn)生一個(gè)頻譜純凈,頻率、相位均可編程的模擬正弦波。該正弦波可以直接作為頻率源或通過(guò)芯片內(nèi)部的高速比較器轉(zhuǎn)換成方波作為時(shí)鐘源輸出。數(shù)據(jù)總線D0~D7來(lái)完成全部40位控制數(shù)據(jù)輸入。當(dāng)復(fù)位信號(hào)RESET有效時(shí)會(huì)使輸入數(shù)據(jù)地址指針指向第一個(gè)輸入寄存器,W_CLK上升沿寫入第一組8位數(shù)據(jù),并把指針指向下一個(gè)輸入寄存器,連續(xù)5個(gè)W_CLK上升沿后,完成全部40位控制數(shù)據(jù)的輸入,此后W_CLK信號(hào)的邊沿?zé)o效。當(dāng)FQ_UP上升沿到來(lái)時(shí)40位數(shù)據(jù)會(huì)從輸入寄存器寫入到頻率和相位控制寄存器,更新DDS的輸出頻率和相位,同時(shí)把地址指針復(fù)位到第一個(gè)輸入寄存器,等待著下一組新數(shù)據(jù)的寫入,實(shí)際電路連接如圖3所示。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: LAN DDS 接口 發(fā)生器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉