新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 基于AD9958多波形雷達信號源軟硬件的設(shè)計

基于AD9958多波形雷達信號源軟硬件的設(shè)計

作者: 時間:2009-03-11 來源:網(wǎng)絡(luò) 收藏

3.3 時序仿真
時序控制在QuartusII7.2軟件下完成,其一個周期內(nèi)的時序仿真如圖4所示,將10 MHz的dspclk用作脈沖計數(shù)時鐘,由于計數(shù)時鐘為0.1μs,則計數(shù)2 000次相當于200μs。所以設(shè)置pridata與pwdata為預(yù)置的脈沖重復(fù)周期與脈沖寬度值的10倍,則計數(shù)后正好是脈沖重復(fù)周期和脈沖寬度值。radar_pulse為雷達脈沖,interruptl為引前幀同步,作為DSP中斷1,用于DSP中設(shè)置脈內(nèi)參數(shù);interrupt2作為DSP中斷2,用于設(shè)置脈外參數(shù);IOUPDATA為DDS更新信號。在線性調(diào)頻方式下,R_pcontrol觸發(fā)DDS產(chǎn)生掃頻方向為正的線性調(diào)頻信號;L_pcontrol觸發(fā)DDS產(chǎn)生掃頻方向為負的線性掃頻信號。在相位編碼方式中,以m15序列碼作為相位控制為例,p_control為相位選擇脈沖,產(chǎn)生m15序列碼11l 101 01100l 000。由圖4的仿真結(jié)果可知,其產(chǎn)生的時序與圖2要求的時序相同,從而驗證了系統(tǒng)設(shè)計的正確性。

本文引用地址:http://www.butianyuan.cn/article/189026.htm

3.4 實驗結(jié)果
此系統(tǒng)可方便產(chǎn)生參數(shù)可調(diào)的常規(guī)脈沖、線性調(diào)頻、相位編碼脈沖信號,在示波器下觀察得出,利用設(shè)計產(chǎn)生的信號波形精度高。圖5(a)為示波器觀察的脈沖同步信號和常規(guī)脈沖信號,圖5(b)為信號局部放大圖。由圖5(a)可看出:u0的脈沖信號為20μs;由圖5(b)可看出:中頻頻率f0=30MHz,脈沖重復(fù)周期為1000μs,脈沖寬度為20μs。

4 結(jié)語
在介紹DDS芯片基礎(chǔ)上,介紹了雷達頻率合成器中頻產(chǎn)生模塊,并仿真了其中的FPGA時序控制模塊。該雷達模擬器可靈活配置信號種類、脈寬和重復(fù)周期的多種參數(shù),其穩(wěn)定度高,精度高,分辨率高,且可實現(xiàn)雙路正交輸出。


上一頁 1 2 3 下一頁

關(guān)鍵詞: 9958 AD 多波形 雷達信號源

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉