新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PCB高級(jí)設(shè)計(jì)之共阻抗及抑制

PCB高級(jí)設(shè)計(jì)之共阻抗及抑制

作者: 時(shí)間:2013-09-04 來源:網(wǎng)絡(luò) 收藏

共阻干擾是由上大量的地線造成。當(dāng)兩個(gè)或兩個(gè)以上的回路共用一段地線時(shí),不同的回路電流在共用地線上產(chǎn)生一定壓降,此壓降經(jīng)放大就會(huì)影響電路性能;當(dāng)電流頻率很高時(shí),會(huì)產(chǎn)生很大的感抗而使電路受到干擾。

本文引用地址:http://butianyuan.cn/article/189513.htm

為了抑制共干擾,可采用如下措施:

(1)一點(diǎn)接地

使同級(jí)單元電路的幾個(gè)接地點(diǎn)盡量集中,以避免其他回路的交流信號(hào)竄人本級(jí),或本級(jí)中的交流信號(hào)竄到其他回路中去。適用于信號(hào)的工作頻率小于1MHZ的低頻電路,如果工作頻率在1一1OMHz而采用一點(diǎn)接地時(shí),其地線長(zhǎng)度應(yīng)不超過波長(zhǎng)的1/20.總之,一點(diǎn)接地是消除地線共干擾的基本原則。

(2)就近多點(diǎn)接地

上有大量公共地線分布在板的邊緣,且呈現(xiàn)半封閉回路(防磁場(chǎng)干擾),各級(jí)電路采取就近接地,以防地線太長(zhǎng)。適用于信號(hào)的工作頻率大于lOMHz的高頻電路。

(3)匯流排接地

匯流排是由銅箔板鍍銀而成,上所有集成電路的地線都接到匯流排上。匯流排具有條形對(duì)稱傳輸線的低特性,在高速電路里,可提高信號(hào)傳輸速度,減少干擾。

(4)大面積接地

在高頻電路中將PCB上所有不用面積均布設(shè)為地線,以減少地線中的感抗,從而削弱在地線上產(chǎn)生的高頻信號(hào),并對(duì)電場(chǎng)干擾起到屏蔽作用。

(5)加粗接地線

若接地線很細(xì),接地電位則隨電流的變化而變化,致使電子設(shè)備的定時(shí)信號(hào)電平不穩(wěn),抗噪聲性能變壞,其寬度至少應(yīng)大于3mm.

(6)D/A(數(shù)/模)電路的地線分開

兩種電路的地線各自獨(dú)立,然后分別與電源端地線相連,以抑制它們相互干擾。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉