新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 關(guān)于可編程系統(tǒng)級(jí)芯片(SoPC)應(yīng)用設(shè)計(jì)的工具要求

關(guān)于可編程系統(tǒng)級(jí)芯片(SoPC)應(yīng)用設(shè)計(jì)的工具要求

作者: 時(shí)間:2012-09-20 來(lái)源:網(wǎng)絡(luò) 收藏

對(duì)()的開(kāi)發(fā)而言,僅僅依靠器件(PLD)在規(guī)模和速度方面的進(jìn)步,依靠使用方便的嵌入式處理器內(nèi)核,以及依靠其他的IP內(nèi)核本身是不夠的。通過(guò)解決系統(tǒng)級(jí)的復(fù)雜問(wèn)題,使PLD技術(shù)在產(chǎn)品面市時(shí)間方面帶來(lái)好處,需要一種清晰的系統(tǒng)層次的構(gòu)造方法。

本文引用地址:http://www.butianyuan.cn/article/189893.htm

過(guò)去, PLD的用戶(hù)喜愛(ài)MAX+PLUS II的集成化特點(diǎn)(一個(gè)完全集成的設(shè)計(jì)實(shí)體,包括設(shè)計(jì)輸入、綜合、仿真、布局布線(xiàn)和時(shí)序分析),今天,同樣還是那些用戶(hù),卻要求最佳的綜合工具、最佳的仿真工具和最佳的時(shí)序分析工具。PLD布局布線(xiàn)工具必須以某種方式滿(mǎn)足這些不斷變化的要求,這種方式使得整個(gè)設(shè)計(jì)方法在方向上更加以專(zhuān)用集成電路(ASIC)為中心。如果這種新的PLD設(shè)計(jì)方法正確地構(gòu)造出來(lái),它將比ASIC技術(shù)更快地促進(jìn)IP內(nèi)核的應(yīng)用,并且,支持只有技術(shù)才能提供的靈活性和定制能力。

現(xiàn)在,在高密度器件中使用IP內(nèi)核已經(jīng)是非常普遍的做法。盡管用戶(hù)使用總線(xiàn)接口功能(如 66 MHz的PCI總線(xiàn))和DSP功能(如FIR濾波器)已經(jīng)有幾年的時(shí)間,IP內(nèi)核的應(yīng)用最近又出現(xiàn)了三個(gè)基本的變化。首先是現(xiàn)在的專(zhuān)用編程器具有強(qiáng)大的功能和靈活性。例如,新的FIR編譯器包含了一個(gè)支持4比特到32比特系數(shù)精度的內(nèi)置系數(shù)生成器,可以設(shè)計(jì)任何抽頭數(shù)目的濾波器。該編譯器還支持樣點(diǎn)的等間隔舍入、內(nèi)插以及串行和并行的算法結(jié)構(gòu)選項(xiàng),從而使用戶(hù)可以按照自己的性能和布局面積要求優(yōu)化濾波器,并且,可以容易地修改和重新評(píng)價(jià)濾波器以滿(mǎn)足系統(tǒng)的要求。

在強(qiáng)化設(shè)計(jì)方法方面采取的第二個(gè)重要變化就是現(xiàn)在已有的對(duì)各種工業(yè)標(biāo)準(zhǔn)開(kāi)發(fā)工具的接口。例如, 現(xiàn)在的FIR 編譯器還能夠產(chǎn)生MATLAB、Simulink、VHDL和Verilog HDL 格式的仿真模型,從而與上述各種強(qiáng)大的工具更緊密地連接起來(lái)。類(lèi)似的支持Reed-Solomon糾錯(cuò)算法等DSP應(yīng)用的應(yīng)用編譯器也正在開(kāi)發(fā)過(guò)程中。

與IP內(nèi)核的應(yīng)用有關(guān)的第三個(gè)重大變化是專(zhuān)門(mén)為PLD優(yōu)化的嵌入式處理器的出現(xiàn)。只有使用了高性能的處理器, 設(shè)計(jì)能力的潛力才真正成為可能。在一個(gè)理想的開(kāi)發(fā)環(huán)境中,設(shè)計(jì)者將只是簡(jiǎn)單地編寫(xiě)出體現(xiàn)系統(tǒng)規(guī)范的C代碼,然后,足夠智能化的開(kāi)發(fā)工具將在嵌入式處理器中劃分某些算法,并將其余的算法綜合到可編程邏輯中去。然而,遺憾的是,現(xiàn)有的工具還沒(méi)有達(dá)到如此高級(jí)的水平,而在PLD中集成嵌入式處理器會(huì)將增加設(shè)計(jì)的復(fù)雜性。新的開(kāi)發(fā)方法必須解決建模、處理器集成和PLD的設(shè)計(jì)輸入等問(wèn)題,并且,能夠智能化地開(kāi)發(fā)各種總線(xiàn)接口來(lái)優(yōu)化系統(tǒng)性能。

為了優(yōu)化系統(tǒng)級(jí)的解決方案,開(kāi)發(fā)工具必須就處理器內(nèi)核如何與存儲(chǔ)器、外設(shè)I/O模塊相互作用提供精確和完整的模型。利用硬核處理器進(jìn)行設(shè)計(jì),通常需要一個(gè)描述特定的系統(tǒng)總線(xiàn)操作的處理器總線(xiàn)功能模塊,一定的時(shí)序關(guān)系,以及設(shè)計(jì)內(nèi)部處理器模塊與其他模塊的接口。使用軟核處理器,則需要正確的行為模型來(lái)證實(shí)PLD內(nèi)部的具體實(shí)現(xiàn)滿(mǎn)足處理器子系統(tǒng)的時(shí)序規(guī)范。整個(gè)的設(shè)計(jì)過(guò)程必須支持對(duì)VHDL或者Verilog仿真、行為仿真以及VHDL和Verilog 測(cè)試工具。

保證嵌入式處理器在PLD中成功應(yīng)用的關(guān)鍵是開(kāi)發(fā)一種直觀的方法,用來(lái)選擇一個(gè)指定的處理器,選擇所有適用的外設(shè)功能和外部存儲(chǔ)器控制器,以及定義存儲(chǔ)器映象圖。開(kāi)發(fā)工具SoPC Builder使用設(shè)計(jì)者熟悉的MegaWizard插件完成全部適用選項(xiàng)的選擇。

外設(shè)和存儲(chǔ)器映象選定后,處理器C代碼的生成、實(shí)時(shí)操作系統(tǒng)(RTOS)的選擇以及外設(shè)驅(qū)動(dòng)程序的設(shè)計(jì)也非常關(guān)鍵。對(duì)PLD編程需要用一個(gè)集成了嵌入式處理器初始化代碼和傳統(tǒng)的PLD初始化文件的器件文件。將這些文件集成到一個(gè)連貫的過(guò)程中,才能實(shí)現(xiàn)成功的編程。

設(shè)計(jì)方法中采用的IP內(nèi)核會(huì)不斷變化,在很多其他的設(shè)計(jì)方式中,設(shè)計(jì)方法與現(xiàn)有的ASIC方法緊密結(jié)合,而用戶(hù)正在要求將從前只與ASIC設(shè)計(jì)有關(guān)的工具應(yīng)用到PLD設(shè)計(jì)中。去年,功能和時(shí)序仿真對(duì)大多數(shù)PLD用戶(hù)還是足夠的,但是現(xiàn)在用戶(hù)卻在期望使用行為仿真工具優(yōu)化設(shè)計(jì)過(guò)程。為了滿(mǎn)足這一需求,Altera在其所有開(kāi)發(fā)工具的應(yīng)用中包含了利用建模技術(shù)實(shí)現(xiàn)的行為仿真功能。這些開(kāi)發(fā)工具還提供了測(cè)試功能以加速仿真的過(guò)程。


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉