新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > PCI仲裁器邏輯擴展設(shè)計方案解析

PCI仲裁器邏輯擴展設(shè)計方案解析

作者: 時間:2012-05-03 來源:網(wǎng)絡(luò) 收藏

總線復(fù)位信號對邏輯電路復(fù)位后,如果僅有一個總線請求,則相對應(yīng)的總線授權(quán)信號MASTER_GNT通過由此總線請求控制的MUX進行輸出,實現(xiàn)總線“請求-授權(quán)”過程。

如果兩外設(shè)同時產(chǎn)生總線請求信號REQ0#和REQ1#,則DR(Dual Require)信號配合_PRAME和PCI_CLK,鎖住NG(Next Grant)信號的更新,直到當前幀傳輸完畢。

由圖4可以看出,仿真環(huán)境模擬了一個設(shè)備申請和兩個設(shè)備同時申請的情況,并分別給出了總線授權(quán)信號(GNT),驗證了擴展邏輯的正確性。


圖4 MPC5200B PCI仲裁電路仿真

結(jié)語

PCI總線協(xié)議抽象性很強,且時序邏輯復(fù)雜。本文采用簡單的邏輯設(shè)計實現(xiàn)了對于PCI擴展,已經(jīng)在CPLD中實現(xiàn),成功應(yīng)用于MPC5200B的PCI


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉