新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的數(shù)字選頻器設(shè)計

基于FPGA的數(shù)字選頻器設(shè)計

作者: 時間:2012-04-17 來源:網(wǎng)絡(luò) 收藏

通過網(wǎng)絡(luò)分析儀測試器下行模塊的頻率響應(yīng)和群延時,如圖6,圖7所示。

本文引用地址:http://butianyuan.cn/article/190500.htm

g.jpg


從圖6可以看出,該器能夠?qū)崿F(xiàn)比較好的功能,被選出的有效相鄰信道之間最小間隔能達(dá)到1 MHz;從圖7可以看出該系統(tǒng)的群延時比較小,表明設(shè)計的濾波器性能較好,信號失真較小,系統(tǒng)實時性較好,能夠滿足實際應(yīng)用的要求。

4 結(jié)語
本文介紹了應(yīng)用于GSM系統(tǒng)商放站的基于的八通道選頻器的沒計。數(shù)字選頻器應(yīng)用于直放站中,能夠起到降低信道之間相互干擾的作用,儀放大選中的頻段信道,被選中的信道之間最小間隔能達(dá)到1 MHz,且群延時小,系統(tǒng)實時性好,具有較好的選頻效果,能夠滿足實際應(yīng)用要求。該數(shù)字選頻器的設(shè)計采用低成本器件,小巧輕便,易安裝,成本低,具有良好的市場應(yīng)用前景。


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: FPGA 數(shù)字 選頻

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉