新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于Protel 99SE環(huán)境下PCB設(shè)計(jì)規(guī)范與技巧

基于Protel 99SE環(huán)境下PCB設(shè)計(jì)規(guī)范與技巧

作者: 時(shí)間:2012-03-19 來(lái)源:網(wǎng)絡(luò) 收藏

(4)為防止不同工作頻率的模塊之間的互相干擾,一般盡量縮短高頻部分的布線長(zhǎng)度,同時(shí)對(duì)模擬與數(shù)字電路應(yīng)分別布置在板的兩面,分別使用不同的層布線,中間用地層隔離的方式。

(5)振蕩器外殼接地,時(shí)鐘線要盡量短,且不能引得到處都是。時(shí)鐘振蕩電路下面、特殊高速邏輯電路部分要加大地的面積,而不應(yīng)該走其它信號(hào)線,以使周?chē)妶?chǎng)趨近于零;

(6)預(yù)先對(duì)要求比較嚴(yán)格的線(如高頻線)進(jìn)行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行,以免產(chǎn)生反射干擾。必要時(shí)應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,以避免平行走線容易產(chǎn)生寄生耦合和層間的竄擾。

(7)設(shè)計(jì)布線時(shí)應(yīng)讓布線長(zhǎng)度盡量短,以減少由于走線過(guò)長(zhǎng)帶來(lái)的干擾為問(wèn)題,特別是一些重要信號(hào)線,如時(shí)鐘線,務(wù)必將其振蕩器放在離器件很近的地方。一般不要出現(xiàn)一端浮空的布線,以避免出現(xiàn)“天線效應(yīng)”,減少不必要的干擾輻射和接受,否則帶來(lái)不可預(yù)知的結(jié)果;

(8)任何信號(hào)線都不要形成環(huán)路,如不可避免,環(huán)路應(yīng)盡量小,這樣對(duì)外的輻射越少,接收外界的干擾也越小。信號(hào)線的過(guò)孔要盡量少,關(guān)鍵的線盡量短而粗,并在兩邊加上保護(hù)地來(lái)盡量減小信號(hào)的回路面積。

最后要進(jìn)行布線優(yōu)化和絲印,俗話說(shuō)“沒(méi)有最好的,只有更好的”,不管你怎么挖空心思的去設(shè)計(jì),等你畫(huà)完之后,再去看一看,還是會(huì)覺(jué)得很多地方可以修改的。一般設(shè)計(jì)的經(jīng)驗(yàn)是:優(yōu)化布線的時(shí)間是初次布線的時(shí)間的兩倍。感覺(jué)沒(méi)什么地方需要修改之后,就可以鋪銅了(Pla-ce->polygon Plane)。鋪銅一般鋪地線(注意模擬地和數(shù)字地的分離),多層板時(shí)還可能需要鋪電源。對(duì)于絲印,要注意不能被器件擋住或被過(guò)孔和焊盤(pán)去掉。同時(shí),設(shè)計(jì)時(shí)正視元件面,底層的字應(yīng)做鏡像處理,以免混淆層面。

4 設(shè)計(jì)評(píng)審

板圖設(shè)計(jì)完成后,根據(jù)相應(yīng)的質(zhì)量評(píng)審要求,對(duì)設(shè)計(jì)進(jìn)行設(shè)計(jì)評(píng)審。評(píng)審的內(nèi)容大體分為下面幾個(gè)方面:

(1)檢查定位孔、定位件等機(jī)械尺寸是否與結(jié)構(gòu)圖一致。

(2)檢查高頻、高速、時(shí)鐘等易受干擾的信號(hào)線,是否回路面積最小、是否遠(yuǎn)離干擾源,是否有多余的過(guò)孔和繞線、是否跨地層分割區(qū)。

(3)檢查晶體、變壓器、光耦、電源模塊下面是否有信號(hào)線穿過(guò),應(yīng)盡量避免在其下面穿線,特別是晶體下面應(yīng)盡量鋪設(shè)接地的銅皮。

(4)檢查器件的序號(hào)是否有序排列,絲印標(biāo)示等是否覆蓋焊盤(pán)、過(guò)孔等。

(5)檢查布線完成情況是否百分之百,是否有線頭,是否有孤立的銅皮。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: Protel PCB 99 SE

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉