新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的高速自適應(yīng)濾波器的實(shí)現(xiàn)

基于FPGA的高速自適應(yīng)濾波器的實(shí)現(xiàn)

作者: 時(shí)間:2011-09-02 來(lái)源:網(wǎng)絡(luò) 收藏

由于重構(gòu)后每個(gè)信號(hào)路徑上都沒(méi)有負(fù)延時(shí)情況,根據(jù)時(shí)序重構(gòu)原理的性質(zhì),這個(gè)重構(gòu)映射是合理的、穩(wěn)定的[5]。可以看到,合理地選取映射規(guī)則對(duì)電路進(jìn)行時(shí)序重構(gòu),可以斬?cái)嚓P(guān)鍵路徑,提高系統(tǒng)運(yùn)行速度。這里,重構(gòu)后的關(guān)鍵路徑為一個(gè)處理單位。
對(duì)重構(gòu)后的算法進(jìn)行建模、綜合、布線布局,得到182.15 MHz的頻率表現(xiàn)力。顯然,重構(gòu)后的TFRDLMS算法結(jié)構(gòu)的運(yùn)行頻率較于以往有很大的提升。
3.3 變步長(zhǎng)優(yōu)化
前面的設(shè)計(jì)都是采用固定步長(zhǎng)來(lái)處理迭代信號(hào)。如果采用變步長(zhǎng)來(lái)處理,在收斂初期誤差e較大時(shí)采用較大的步長(zhǎng),則可以加快收斂速度;而在穩(wěn)態(tài)時(shí)誤差e很小時(shí)采用較小步長(zhǎng),則可以降低穩(wěn)態(tài)失調(diào)??紤]到常用的功率歸一化變步長(zhǎng)方式的計(jì)算復(fù)雜度問(wèn)題,本設(shè)計(jì)選用簡(jiǎn)單的邏輯判斷移位來(lái)進(jìn)行變步長(zhǎng)操作。
DSP Builder中提供了嵌入外部設(shè)計(jì)的HDL模塊的功能。用Verilog在外部寫好關(guān)于邏輯判斷移位的HDL,導(dǎo)入HDLImport模塊。對(duì)變步長(zhǎng)的TFRDLMS模型進(jìn)行仿真,固定步長(zhǎng)TFRDLMS算法進(jìn)行對(duì)比,結(jié)果如圖5所示。

變步長(zhǎng)算法適當(dāng)?shù)卣{(diào)整了收斂速度與穩(wěn)態(tài)誤差的矛盾,它的收斂速度要快于固定步長(zhǎng)的模型,而且穩(wěn)態(tài)特性也不會(huì)因此變差。改變后得到的系統(tǒng)最高頻率為182.78 MHz。顯然,加入這種簡(jiǎn)單的邏輯判斷變步長(zhǎng)模塊,并沒(méi)有對(duì)電路的關(guān)鍵路徑造成影響。表1為以上設(shè)計(jì)過(guò)程的綜合結(jié)果。

3.4 板級(jí)測(cè)試
SignalTap是Quartus軟件中的在線嵌入式邏輯分析儀模塊,利用它可以方便地測(cè)試設(shè)計(jì)結(jié)果的實(shí)時(shí)邏輯時(shí)序功能。利用DDS技術(shù)在中設(shè)計(jì)一個(gè)正弦波發(fā)生器模塊以及噪聲發(fā)生器模塊作為測(cè)試信號(hào)出入。在Quartus中建立一個(gè)測(cè)試工程,利用芯片內(nèi)部的PLL生成測(cè)試運(yùn)行的頻率和SignalTap采樣頻率。SignalTap邏輯分析儀采樣頻率使用最高的250 MHz,將測(cè)試頻率設(shè)為125 MHz,并在工程中加入測(cè)試總模塊(DDS信號(hào)+變步長(zhǎng)TFRDLMS)。綜合布線布局后下載到DE2-70上,用SignalTap觀測(cè)信號(hào)如圖6所示。實(shí)驗(yàn)結(jié)果表明,設(shè)計(jì)的電路可以穩(wěn)定地運(yùn)行在百兆以上,滿足高速自適應(yīng)運(yùn)用的需求。

以其高效的硬件特性在信號(hào)處理方面有著越來(lái)越多的應(yīng)用。本文提出的一種變步長(zhǎng)的TFRDLMS算法結(jié)構(gòu)的改進(jìn)方法,并以自適應(yīng)噪聲對(duì)消為模型進(jìn)行算法仿真。仿真結(jié)果表明改進(jìn)算法結(jié)構(gòu)相比較改進(jìn)前的算法在濾波性能上只有少許下降,但是卻能夠很好地在信號(hào)流圖上切割關(guān)鍵路徑以利于流水實(shí)現(xiàn)。最后以8階16位定點(diǎn)格式為背景參數(shù)對(duì)變步長(zhǎng)TFRDLMS算法進(jìn)行建模實(shí)現(xiàn)并進(jìn)行板級(jí)功能測(cè)試。實(shí)驗(yàn)結(jié)果表明,改進(jìn)算法結(jié)構(gòu)可以很好地應(yīng)用于高速自適應(yīng)信號(hào)處理的場(chǎng)合。
參考文獻(xiàn)
[1] 丁玉美,闊永紅,高新波.數(shù)字信號(hào)處理-離散隨機(jī)信號(hào)處理[M].西安:西安電子科技大學(xué)出版社,2002.
[2] HAYKIN S.Adaptive filter theory[M].4th ed.NJ:Prentice Hall,2002.
[3] 潘松,黃繼業(yè),王國(guó)棟.現(xiàn)代DSP技術(shù)[M].西安:西安電子科技大學(xué)出版社,2003.
[4] YI Y,WOODS R,TING L K,et al.High speed FPGA-based implementation of delayed-LMS filters[J].Netherland:Journal of VLSI Signal Processing,2005(39):113-131.
[5] PARHI K K.VLSI數(shù)字信號(hào)處理系統(tǒng)-設(shè)計(jì)與實(shí)現(xiàn)[M]. 陳弘毅,白國(guó)強(qiáng),吳行軍,等譯.北京:機(jī)械工業(yè)出版社,2004.


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA 自適應(yīng)濾波器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉