新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 實時視頻數(shù)據(jù)采集的FPGA實現(xiàn)

實時視頻數(shù)據(jù)采集的FPGA實現(xiàn)

作者: 時間:2010-12-02 來源:網(wǎng)絡(luò) 收藏

摘 要: 介紹一種在工礦監(jiān)視系統(tǒng)中采用實現(xiàn)視頻數(shù)據(jù)實時采集和顯示的設(shè)計方案。系統(tǒng)中采用和視頻解碼器實現(xiàn)了高速連續(xù)的視頻與處理。處理后的視頻信號通過VGA格式轉(zhuǎn)換,可以在現(xiàn)場VGA顯示器上觀看,也可以通過鍵控將數(shù)據(jù)存儲在存儲介質(zhì)中,從而實現(xiàn)了監(jiān)視。
關(guān)鍵詞: 實時;視頻監(jiān)視;數(shù)據(jù)格式;可編程邏輯陣列

視頻監(jiān)控系統(tǒng)利用現(xiàn)存的企業(yè)計算機網(wǎng)絡(luò)平臺,將監(jiān)控范圍內(nèi)所需的視頻、音頻等數(shù)據(jù)以數(shù)字形式通過網(wǎng)絡(luò)進行傳輸、存儲和共享,使安全監(jiān)控部門及時獲得關(guān)于監(jiān)控現(xiàn)場實時、準確、具體、直觀的數(shù)據(jù),為安全生產(chǎn)提供一種新的技術(shù)手段。以其高性能、高可靠性以及現(xiàn)場修改、現(xiàn)場驗證、現(xiàn)場實現(xiàn)的數(shù)字系統(tǒng)單片化的應(yīng)用優(yōu)勢而日益成為視頻信號處理領(lǐng)域的熱門技術(shù)。特別是其高速并行處理能力,使其在處理速度、成本、可靠性、開發(fā)周期和擴展能力等方面具有明顯的優(yōu)勢。
本文設(shè)計一種用于工礦監(jiān)控系統(tǒng)的系統(tǒng),系統(tǒng)中由CCD攝像頭采集到模擬視頻信號,通過視頻解碼芯片轉(zhuǎn)換為PAL制式的數(shù)字視頻信號,采用FPGA對其進行格式轉(zhuǎn)換,在現(xiàn)場使用VGA顯示器進行視頻監(jiān)視,在按鍵的控制下可以存儲于硬盤等存儲介質(zhì)中或傳輸至網(wǎng)絡(luò)中。本設(shè)計以高性能的 FPGA為核心部件,與視頻解碼芯片、SRAM等外圍器件構(gòu)成整個視頻數(shù)據(jù)處理系統(tǒng),集采集、存儲、顯示功能于一體,其系統(tǒng)總體框圖如圖1所示。設(shè)計中的 FPGA器件采用Altera公司的CycloneII系列EP2C8Q208C8N芯片;視頻解碼芯片選用Philips公司的SAA7113H作為視頻數(shù)據(jù)的模數(shù)轉(zhuǎn)換器件;SRAM采用高速、低功耗8 Mbit的IS61LV51216作為圖像數(shù)據(jù)緩存器。
1.JPG
1 監(jiān)視系統(tǒng)的結(jié)構(gòu)
一個完整的成像系統(tǒng)不但要具備圖像信號采集功能,對圖像進行實時顯示[1],而且要完成圖像信號的分析、處理(如圖像壓縮等)以及圖像處理結(jié)果的反饋等。基于FPGA的實時視頻監(jiān)視系統(tǒng)的結(jié)構(gòu)如圖2所示,主要包括IIC配置單元、數(shù)據(jù)采集及控制單元、VGA接口單元和壓縮存儲單元等。
2.JPG


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉