新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PCB設(shè)計(jì)問(wèn)答集

PCB設(shè)計(jì)問(wèn)答集

作者: 時(shí)間:2010-10-26 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://butianyuan.cn/article/191517.htm

31、如何選擇 EDA 工具?

目前的 pcb 設(shè)計(jì)軟件中,熱分析都不是強(qiáng)項(xiàng),所以并不建議選用,其它的功能 1.3.4 可以選擇 PADS或 Cadence 性能價(jià)格比都不錯(cuò)。 PLD 的設(shè)計(jì)的初學(xué)者可以采用 PLD 芯片廠家提供的集成環(huán)境,在做到百萬(wàn)門以上的設(shè)計(jì)時(shí)可以選用單點(diǎn)工具。
32、請(qǐng)推薦一種適合于高速信號(hào)處理和傳輸?shù)?EDA 軟件。
常規(guī)的電路設(shè)計(jì),INNOVEDA 的 PADS 就非常不錯(cuò),且有配合用的仿真軟件,而這類設(shè)計(jì)往往占據(jù)了 70%的應(yīng)用場(chǎng)合。在做高速電路設(shè)計(jì),模擬和數(shù)字混合電路,采用 Cadence 的解決方案應(yīng)該屬于性能價(jià)格比較好的軟件,當(dāng)然 Mentor 的性能還是非常不錯(cuò)的,特別是它的設(shè)計(jì)流程管理方面應(yīng)該是最為優(yōu)秀的。(大唐電信技術(shù)專家 王升)
33、對(duì) 板各層含義的解釋
Topoverlay ----頂層器件名稱, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,
IC10.bottomoverlay----同理 multilayer-----如果你設(shè)計(jì)一個(gè) 4 層板,你放置一個(gè) free pad or via, 定義它作為multilay 那么它的 pad 就會(huì)自動(dòng)出現(xiàn)在 4 個(gè)層 上,如果你只定義它是 top layer, 那么它的 pad 就會(huì)只出現(xiàn)在頂層上。
34、2G 以上高頻 設(shè)計(jì),走線,排版,應(yīng)重點(diǎn)注意哪些方面?
2G 以上高頻 屬于射頻電路設(shè)計(jì),不在高速數(shù)字電路設(shè)計(jì)討論范圍內(nèi)。而 射 頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因?yàn)椴季植季€都會(huì)造成分布效應(yīng)。而且,射頻電路設(shè)計(jì)一些無(wú)源器件是通過(guò)參數(shù)化定義,特殊形狀銅箔實(shí)現(xiàn),因此要求 EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的 boardstation 中有專門的 RF 設(shè)計(jì)模塊,能夠滿足這些要求。而且,一般射頻設(shè)計(jì)要求有專門射頻電路分析工具,業(yè)界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。
35、2G 以上高頻 PCB 設(shè)計(jì),微帶的設(shè)計(jì)應(yīng)遵循哪些規(guī)則?
射頻微帶線設(shè)計(jì),需要用三維場(chǎng)分析工具提取傳輸線參數(shù)。所有的規(guī)則應(yīng)該在這個(gè)場(chǎng)提取工具中規(guī)定。
36、對(duì)于全數(shù)字信號(hào)的 PCB,板上有一個(gè) 80MHz 的鐘源。除了采用絲網(wǎng)(接地)外,為了保證有足夠的驅(qū)動(dòng)能力,還應(yīng)該采用什么樣的電路進(jìn)行保護(hù)?
確保時(shí)鐘的驅(qū)動(dòng)能力,不應(yīng)該通過(guò)保護(hù)實(shí)現(xiàn),一般采用時(shí)鐘驅(qū)動(dòng)芯片。一般擔(dān)心時(shí)鐘驅(qū)動(dòng)能力,是因?yàn)槎鄠€(gè)時(shí)鐘負(fù)載造成。采用時(shí)鐘驅(qū)動(dòng)芯片,將一個(gè)時(shí)鐘信號(hào)變成幾個(gè),采用點(diǎn)到點(diǎn)的連接。選擇驅(qū)動(dòng)芯片,除了保證與負(fù)載基本匹配,信號(hào)沿滿足要求(一般時(shí)鐘為沿有效信號(hào)),在計(jì)算系統(tǒng)時(shí)序時(shí),要算上時(shí)鐘在驅(qū)動(dòng)芯片內(nèi)時(shí)延。
37、如果用單獨(dú)的時(shí)鐘信號(hào)板,一般采用什么樣的接口,來(lái)保證時(shí)鐘信號(hào)的傳輸受到的影響???
時(shí)鐘信號(hào)越短,傳輸線效應(yīng)越小。采用單獨(dú)的時(shí)鐘信號(hào)板,會(huì)增加信號(hào)布線長(zhǎng)度。而且單板的接地供電也是問(wèn)題。如果要長(zhǎng)距離傳輸,建議采用差分信號(hào)。LVDS 信號(hào)可以滿足驅(qū)動(dòng)能力要求,不過(guò)您的時(shí)鐘不是太快,沒(méi)有必要。
38、27M,SDRAM 時(shí)鐘線(80M-90M),這些時(shí)鐘線二三次諧波剛好在 VHF 波段,從接收端高頻竄入后干擾很大。除了縮短線長(zhǎng)以外,還有那些好辦法?
如果是三次諧波大,二次諧波小,可能因?yàn)樾盘?hào)占空比為 50%,因?yàn)檫@種情況下,信號(hào)沒(méi)有偶次諧波。這時(shí)需要修改一下信號(hào)占空比。此外,對(duì)于如果是單向的時(shí)鐘信號(hào),一般采用源端串聯(lián)匹配。這樣可以抑制二次反射,但不會(huì)影響時(shí)鐘沿速率。源端匹配值,可以采用下圖公式得到。
39、什么是走線的拓?fù)浼軜?gòu)?
Topology,有的也叫 routing order.對(duì)于多端口連接的網(wǎng)絡(luò)的布線次序。
40、怎樣調(diào)整走線的拓?fù)浼軜?gòu)來(lái)提高信號(hào)的完整性?
這種網(wǎng)絡(luò)信號(hào)方向比較復(fù)雜,因?yàn)閷?duì)單向,雙向信號(hào),不同電平種類信號(hào),拓樸影響都不一樣,很難說(shuō)哪種拓樸對(duì)信號(hào)質(zhì)量有利。而且作前仿真時(shí),采用何種拓樸對(duì)工程師要求很高,要求對(duì)電路原理,信號(hào)類型,甚至布線難度等都要了解。



關(guān)鍵詞: PCB 設(shè)計(jì)問(wèn)答

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉