新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > PCB設計問答集

PCB設計問答集

作者: 時間:2010-10-26 來源:網絡 收藏

本文引用地址:http://butianyuan.cn/article/191517.htm

31、如何選擇 EDA 工具?

目前的 pcb 設計軟件中,熱分析都不是強項,所以并不建議選用,其它的功能 1.3.4 可以選擇 PADS或 Cadence 性能價格比都不錯。 PLD 的設計的初學者可以采用 PLD 芯片廠家提供的集成環(huán)境,在做到百萬門以上的設計時可以選用單點工具。
32、請推薦一種適合于高速信號處理和傳輸?shù)?EDA 軟件。
常規(guī)的電路設計,INNOVEDA 的 PADS 就非常不錯,且有配合用的仿真軟件,而這類設計往往占據(jù)了 70%的應用場合。在做高速電路設計,模擬和數(shù)字混合電路,采用 Cadence 的解決方案應該屬于性能價格比較好的軟件,當然 Mentor 的性能還是非常不錯的,特別是它的設計流程管理方面應該是最為優(yōu)秀的。(大唐電信技術專家 王升)
33、對 板各層含義的解釋
Topoverlay ----頂層器件名稱, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,
IC10.bottomoverlay----同理 multilayer-----如果你設計一個 4 層板,你放置一個 free pad or via, 定義它作為multilay 那么它的 pad 就會自動出現(xiàn)在 4 個層 上,如果你只定義它是 top layer, 那么它的 pad 就會只出現(xiàn)在頂層上。
34、2G 以上高頻 設計,走線,排版,應重點注意哪些方面?
2G 以上高頻 屬于射頻電路設計,不在高速數(shù)字電路設計討論范圍內。而 射 頻電路的布局(layout)和布線(routing)應該和原理圖一起考慮的,因為布局布線都會造成分布效應。而且,射頻電路設計一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實現(xiàn),因此要求 EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的 boardstation 中有專門的 RF 設計模塊,能夠滿足這些要求。而且,一般射頻設計要求有專門射頻電路分析工具,業(yè)界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。
35、2G 以上高頻 PCB 設計,微帶的設計應遵循哪些規(guī)則?
射頻微帶線設計,需要用三維場分析工具提取傳輸線參數(shù)。所有的規(guī)則應該在這個場提取工具中規(guī)定。
36、對于全數(shù)字信號的 PCB,板上有一個 80MHz 的鐘源。除了采用絲網(接地)外,為了保證有足夠的驅動能力,還應該采用什么樣的電路進行保護?
確保時鐘的驅動能力,不應該通過保護實現(xiàn),一般采用時鐘驅動芯片。一般擔心時鐘驅動能力,是因為多個時鐘負載造成。采用時鐘驅動芯片,將一個時鐘信號變成幾個,采用點到點的連接。選擇驅動芯片,除了保證與負載基本匹配,信號沿滿足要求(一般時鐘為沿有效信號),在計算系統(tǒng)時序時,要算上時鐘在驅動芯片內時延。
37、如果用單獨的時鐘信號板,一般采用什么樣的接口,來保證時鐘信號的傳輸受到的影響?。?br />時鐘信號越短,傳輸線效應越小。采用單獨的時鐘信號板,會增加信號布線長度。而且單板的接地供電也是問題。如果要長距離傳輸,建議采用差分信號。LVDS 信號可以滿足驅動能力要求,不過您的時鐘不是太快,沒有必要。
38、27M,SDRAM 時鐘線(80M-90M),這些時鐘線二三次諧波剛好在 VHF 波段,從接收端高頻竄入后干擾很大。除了縮短線長以外,還有那些好辦法?
如果是三次諧波大,二次諧波小,可能因為信號占空比為 50%,因為這種情況下,信號沒有偶次諧波。這時需要修改一下信號占空比。此外,對于如果是單向的時鐘信號,一般采用源端串聯(lián)匹配。這樣可以抑制二次反射,但不會影響時鐘沿速率。源端匹配值,可以采用下圖公式得到。
39、什么是走線的拓撲架構?
Topology,有的也叫 routing order.對于多端口連接的網絡的布線次序。
40、怎樣調整走線的拓撲架構來提高信號的完整性?
這種網絡信號方向比較復雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質量有利。而且作前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。



關鍵詞: PCB 設計問答

評論


相關推薦

技術專區(qū)

關閉