新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

作者: 時(shí)間:2009-11-12 來(lái)源:網(wǎng)絡(luò) 收藏


0 引 言
PLD(Programmable Logic De-vice)是一種電路,它可以由用戶(hù)來(lái)進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計(jì)問(wèn)題。PLD由基本邏輯門(mén)電路、觸發(fā)器以及內(nèi)部連接電路構(gòu)成,利用軟件和硬件(編程器)可以對(duì)其進(jìn)行編程,從而實(shí)現(xiàn)特定的邏輯功能。自20世紀(jì)70年代初期以來(lái)經(jīng)歷了從PROM,PLA,PAL,GAL到CPLD和FPGA的發(fā)展過(guò)程,在結(jié)構(gòu)、工藝、集成度、功能、速度和靈活性方面都有很大的改進(jìn)和提高。
隨著集成電路的不斷更新和換代,特別是的出現(xiàn),使得傳統(tǒng)的系統(tǒng)設(shè)計(jì)方法發(fā)生了根本的改變??删幊踢壿嬈骷撵`活性使得硬件系統(tǒng)設(shè)計(jì)師在實(shí)驗(yàn)室里用一臺(tái)計(jì)算機(jī)、一套相應(yīng)的EDA軟件和可編程邏輯芯片就可以完成數(shù)字系統(tǒng)設(shè)計(jì)與生產(chǎn)。

本文引用地址:http://butianyuan.cn/article/191890.htm


1 Max+plusⅡ簡(jiǎn)介
Max+plusⅡ是一種與結(jié)構(gòu)無(wú)關(guān)的全集成化設(shè)計(jì)環(huán)境,使設(shè)計(jì)者能對(duì)Altera的各種CPLD系列方便地進(jìn)行設(shè)計(jì)輸入、快速處理和器件編程。Max+plusⅡ開(kāi)發(fā)系統(tǒng)具有強(qiáng)大的處理能力和高度的靈活性,其主要優(yōu)點(diǎn):與結(jié)構(gòu)無(wú)關(guān)、多平臺(tái)、豐富的設(shè)計(jì)庫(kù)、開(kāi)放的界面、全集成化、支持多種硬件描述語(yǔ)言(HDL)等。
數(shù)字系統(tǒng)的設(shè)計(jì)采用自頂向下、由粗到細(xì),逐步分解的設(shè)計(jì)方法,最頂層電路是指系統(tǒng)的整體要求,最下層是具體的邏輯電路的實(shí)現(xiàn)。自頂向下的設(shè)計(jì)方法將一個(gè)復(fù)雜的系統(tǒng)逐漸分解成若干功能模塊,從而進(jìn)行設(shè)計(jì)描述,并且應(yīng)用EDA軟件平臺(tái)自動(dòng)完成各功能模塊的邏輯綜合與優(yōu)化,門(mén)級(jí)電路的布局,再下載到硬件中實(shí)現(xiàn)設(shè)計(jì),具體設(shè)計(jì)過(guò)程如下。
1.1 設(shè)計(jì)輸入
Max+plusⅡ支持多種設(shè)計(jì)輸入方式,如原理圖輸入、波形輸入、文本輸入和它們的混合輸入。
1.2 設(shè)計(jì)處理
設(shè)計(jì)輸入完后,用Max+plusⅡ的編譯器編譯、查錯(cuò)、修改直到設(shè)計(jì)輸入正確,同時(shí)將對(duì)輸入文件進(jìn)行邏輯簡(jiǎn)化、優(yōu)化,最后生成一個(gè)編程文件,這是設(shè)計(jì)的核心環(huán)節(jié)。
1.3 設(shè)計(jì)檢查
Max+plusⅡ?yàn)樵O(shè)計(jì)者提供完善的檢查方法設(shè)計(jì)仿真和定時(shí)分析,其目的是檢驗(yàn)電路的邏輯功能是否正確,同時(shí)測(cè)試目標(biāo)器件在最差情況下的時(shí)延,這一查錯(cuò)過(guò)程對(duì)于檢驗(yàn)組合邏輯電路的競(jìng)爭(zhēng)冒險(xiǎn)和時(shí)序邏輯電路的時(shí)序、時(shí)延等至關(guān)重要。
1.4 器件編程
當(dāng)、校驗(yàn)之后,Max+plusⅡ的Program-mer將編譯器所生成的編譯文件下載到具體的CPLD器件中,即實(shí)現(xiàn)目標(biāo)器件的物理編程。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉