新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

基于可編程邏輯器件的數(shù)字電路設(shè)計(jì)

作者: 時(shí)間:2009-11-12 來(lái)源:網(wǎng)絡(luò) 收藏

2.2 設(shè)計(jì)處理
原理圖或程序完成之后,選擇好器件并進(jìn)行引腳定義,然后編譯優(yōu)化得到編程文件的界面如圖2所示。

本文引用地址:http://butianyuan.cn/article/191890.htm

2.3 設(shè)計(jì)檢查
編譯結(jié)束后,建立波形文件進(jìn)行仿真,注意波形文件需要先保存,保存文件名和源文件一致才能進(jìn)行仿真。結(jié)果如圖3所示。
仿真結(jié)果達(dá)到設(shè)計(jì)目的,符合設(shè)計(jì)要求。這時(shí)可以把編譯生成的*.pof文件下載到選定的器件使用。用以上方法實(shí)現(xiàn)的器件,修改起來(lái)非常方便,只需要修改程序重新編譯下載即可,任何類型的計(jì)數(shù)器都可以在實(shí)現(xiàn)。


3 結(jié) 語(yǔ)
隨著電子技術(shù)的高速發(fā)展,CPLD和FPGA器件在集成度、功能和性能(速度及可靠性)方面已經(jīng)能夠滿足大多數(shù)場(chǎng)合的使用要求。用CPLD,F(xiàn)PGA等大規(guī)模取代傳統(tǒng)的標(biāo)準(zhǔn)集成電路、接口電路和專用集成電路已成為技術(shù)發(fā)展的必然趨勢(shì)。是邏輯器件家族中發(fā)展最快的一類器件,它出現(xiàn)使得產(chǎn)品開發(fā)周期縮短、現(xiàn)場(chǎng)靈活性好、開發(fā)風(fēng)險(xiǎn)變小,隨著工藝、技術(shù)及市場(chǎng)的不斷發(fā)展,PLD產(chǎn)品的價(jià)格將越來(lái)越便宜、集成度越來(lái)越高、速度越來(lái)越快,再加上其設(shè)計(jì)開發(fā)采用符合國(guó)際標(biāo)準(zhǔn)的、功能強(qiáng)大的通用性EDA工具,可編程邏輯器件的應(yīng)用前景將愈來(lái)愈廣闊。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉