新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 利用Cadence PCB SI分析特性阻抗變化因素

利用Cadence PCB SI分析特性阻抗變化因素

作者: 時間:2009-03-13 來源:網(wǎng)絡 收藏


  (如果想指定差分阻抗的,設定DiffZ0,調(diào)節(jié)線寬和spacing。)

  D 參考1 D

  層結(jié)構(gòu)計算過阻抗之后,可以通過 Editor菜單的File >Export >Techfile技術(shù)文件進行保存,再利用。根據(jù)這個,可以通過程序庫管理本公司阻抗設計的經(jīng)驗技術(shù)。

3.2 在Electrical Constraints中計算阻抗

   Editor菜單的Setup >Constraint單擊Electrical constraint sets按鈕,選擇DiffPair Valuetab,并且單擊Calculator按鈕。

  能用上述方法計算差動阻抗時,層結(jié)構(gòu)Layout Cross Section是已經(jīng)設定,不能修改的。

3.3 在View Trace Model Parameters中計算阻抗

  SigXplorer菜單的Edit >Add Part,Model Type Filter選擇Interconnect,選擇想使用的傳送線路模型,界面配置。


  1.以SigXplorer畫面的參數(shù)界面,設定層構(gòu)成和材料屬性,線寬和線距。

  2.以SigXplorer畫面的參數(shù)界面,在對象模型的地方進行單擊右鍵,選擇View Trace Parameters。

  3.在View Trace Model Parameters界面內(nèi),F(xiàn)ield Solution Results內(nèi)Field solver cutoff frequency設定10GHz,Matrix設定Impedance,特性阻抗以矩陣形式被表示。(如果想使之表示差分阻抗的情況, Matrix設定Diff Impedance。)


  D 參考2 D

  如果在范圍內(nèi)設定了分步或復數(shù)的價值,View Trace Model Parameters的Parameter Values會以列表的方式列出所有的數(shù)據(jù)。

  D 參考3 D

  Field Solution Results欄,能表示以下的結(jié)果。
? Capacitance
? Die. Conductance
? Inductance
? Linear Resistance
? Modal Velocity
? Admittance
? Impedance
? Diff Impedance
? Near-End Coupling
? Modal Delay
  在Capacitance/ Die. Conductance/ Inductance/ Linear Resistance中,能夠設定頻率。

4、各參數(shù)和特性阻抗Z0的關(guān)系

  本項,使用「在3.3 View Trace Model Parameters的阻抗計算」介紹的功能,確認各參數(shù)和特性阻抗Z0的關(guān)系。

4.1 計算單線的特性阻抗Z0

  Z0和各參數(shù)的關(guān)系如下圖,研究只一個參數(shù)的時候,特性阻抗Z0的

  
4.1.1 用圖表表示在線寬W和讓特性阻抗Z0的關(guān)系

  線寬W在0.13~0.23mm范圍內(nèi),以0.01mm間隔了11點的時候,特性阻抗Z0的變化。


  從這個圖表可以看出,線寬W變大,特性阻抗變小。線寬W變大的話,導體與參考面之間的電容C和導體的電感L也變大,不過,對特性阻抗Z0的影響是因為電容C變大。默認的電容C和電感L的價值?!鸽娙軨 =110.2pF, 電感L=286nH」



關(guān)鍵詞: Cadence PCB 分析 變化

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉