新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 一種OTP存儲(chǔ)器片上時(shí)序信號(hào)產(chǎn)生電路的設(shè)計(jì)

一種OTP存儲(chǔ)器片上時(shí)序信號(hào)產(chǎn)生電路的設(shè)計(jì)

作者: 時(shí)間:2012-09-02 來源:網(wǎng)絡(luò) 收藏

摘要:設(shè)計(jì)了一種用于的片上。由地址變化探測(cè)電路和脈沖寬度調(diào)整電路組成。地址變化檢測(cè)電路檢測(cè)地址信號(hào)的變化,再由脈沖寬度調(diào)整電路產(chǎn)生一個(gè)寬度適中的信號(hào),用于內(nèi)部控制。其具有時(shí)序信號(hào)寬度可控,電路結(jié)構(gòu)簡(jiǎn)單的特點(diǎn)。電路在TSMC 0.18μm工藝下得到驗(yàn)證。
關(guān)鍵詞:一次可編程;片上時(shí)序;地址變化探測(cè);脈沖寬度調(diào)整

對(duì)于動(dòng)態(tài)如DRAM、SDRAM等,一般都有時(shí)鐘引腳,其內(nèi)部的時(shí)序電路由外部的時(shí)鐘信號(hào)來驅(qū)動(dòng)。而對(duì)于沒有時(shí)鐘信號(hào)的,其內(nèi)部的時(shí)序必須在芯片內(nèi)部產(chǎn)生,存儲(chǔ)器(One Time Programable,)通常就是這樣。
文中提出了一種片上時(shí)序,用于128 Kbit OTP存儲(chǔ)器。該時(shí)序產(chǎn)生電路由地址變化檢測(cè)(address transition detection,ATD)電路和脈沖寬度調(diào)整電路組成,在芯片內(nèi)部由ATD電路產(chǎn)生脈沖波形,再由脈沖寬度調(diào)整電路產(chǎn)生一個(gè)寬度適中的時(shí)序信號(hào),該信號(hào)即可用于存儲(chǔ)器內(nèi)部時(shí)序的控制信號(hào)源。例如,將該信號(hào)作為控制信號(hào)的信號(hào)源,可以通過簡(jiǎn)單的延時(shí)、與、或等操作派生出相應(yīng)的控制信號(hào),這些信號(hào)就可用于控制存儲(chǔ)器內(nèi)部各個(gè)功能模塊,如靈敏放大器,鎖存器等。并且該信號(hào)源的有效寬度可以很方便的調(diào)整,較傳統(tǒng)的調(diào)寬方式好。

1 電路結(jié)構(gòu)及工作原理
1.1 ATD電路
ATD電路實(shí)際上是一種邊沿檢測(cè)電路。ATD電路探測(cè)一個(gè)信號(hào)或者一組信號(hào)(比如地址總線)的狀態(tài),只要被探測(cè)的信號(hào)中有一根信號(hào)發(fā)生的翻轉(zhuǎn)變化,那么ATD電路就會(huì)輸出一個(gè)脈沖。其輸出脈沖的寬度由ATD電路的參數(shù)決定。由于我們要檢測(cè)的是地址線的變化,地址線的變化包括從低到高翻轉(zhuǎn)及從高到低翻轉(zhuǎn),因此需要檢測(cè)地址線的上升沿和下降沿。
文中所設(shè)計(jì)的ATD電路能夠檢測(cè)地址線上的兩種變化,為雙邊沿檢測(cè)電路,電路結(jié)構(gòu)如圖1所示。其中ADDRESS端口為地址信號(hào)輸入,ATD OUT端口為檢測(cè)電路輸出。

本文引用地址:http://butianyuan.cn/article/193301.htm

a.jpg


若ADDRESS端的地址輸入無變化,ATD_OUT輸出恒為高電平;
若ADDRESS端的地址輸入有變化,無論從0變?yōu)?(上升沿),還是從1變?yōu)? (下降沿),由于延時(shí)單元的存在,都會(huì)使得到達(dá)圖中的與或非門的輸入端A、D的信號(hào)比到達(dá)輸入端B、C的信號(hào)滯后延時(shí)單元的傳播延時(shí)時(shí)間,從而在經(jīng)過與或非門之后產(chǎn)生一個(gè)低電平脈沖,脈沖寬度由延時(shí)單元的傳播延時(shí)決定。ATD電路的仿真結(jié)果如圖4所示。從圖4中可以看出,在輸入ADDRESS端信號(hào)的每一個(gè)變化的邊沿之后,都會(huì)產(chǎn)生一個(gè)低電平脈沖信號(hào)(圖4中的ATD_OUT信號(hào))。
1.2 脈沖寬度調(diào)整電路
由ATD電路產(chǎn)生的脈沖信號(hào),寬度只有2.5ns,并不能直接用于控制內(nèi)部電路,因?yàn)閮?nèi)部的時(shí)序控制信號(hào)一般要求特定的有效電平寬度。必須先經(jīng)過寬度的調(diào)整,產(chǎn)生寬度符合要求的信號(hào)。
傳統(tǒng)的調(diào)整寬度的電路一般采用延時(shí)來實(shí)現(xiàn),如圖2所示。E、F分別為輸入波形及經(jīng)過延時(shí)單元以后的波形,OUT為調(diào)寬以后的波形,OUT的高電平寬度最大不超過輸入信號(hào)IN的寬度的兩倍,因?yàn)镋和F必須有交疊的部分(如圖中圈起來的部分),否則達(dá)不到調(diào)寬的目的。這種方式不靈活,假如正好需要兩倍輸入信號(hào)IN的寬度的信號(hào),則不好實(shí)現(xiàn)。

b.jpg


文中設(shè)計(jì)的脈沖寬度調(diào)整電路如圖3所示。其中ATD_OUT為ATD電路的低電平脈沖輸出信號(hào),EN為使能信號(hào),WOUT為寬度調(diào)整以后的脈沖輸出信號(hào)。


上一頁(yè) 1 2 3 4 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉