新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 能控制任意波形發(fā)生器的并行端口

能控制任意波形發(fā)生器的并行端口

作者: 時間:2012-08-02 來源:網(wǎng)絡(luò) 收藏

你可以用PC的和少量的外接部件來構(gòu)成一個功能強(qiáng)大和使用方便的。使用Visual Basic程序與圖1所示電路,只要輸入相應(yīng)的波形特征方程,就可以產(chǎn)生任何波形(例如,正弦波、三角波、調(diào)幅波、調(diào)頻波或按指數(shù)衰減的波形)。就圖1電路而言,與4個鎖存器(IC1 、IC2、IC5和IC6)相連接。IC5提供控制信號,IC1和IC6把數(shù)據(jù)傳送到存儲器,IC2控制一個VFC(電壓-頻率轉(zhuǎn)換器)。在負(fù)載波形運(yùn)算期間,波形數(shù)據(jù)從經(jīng)由鎖存器芯片IC1和IC6傳送到存儲器芯片IC7和IC10。二進(jìn)制計數(shù)器IC9使存儲器地址順序遞增,以使每個存儲單元存入一個獨(dú)特的16位二進(jìn)制字。每個二進(jìn)制字與一個波形數(shù)據(jù)點(diǎn)相對應(yīng)。在負(fù)載波形運(yùn)算期間,存儲器的配置允許對其寫入信息(例如,~OE=1,~WE=0)。

本文引用地址:http://butianyuan.cn/article/193461.htm

在輸出波形運(yùn)算期間,鎖存器IC1和IC6與總線斷開,存儲器輸出儲存的數(shù)據(jù)(例如~OE=0,~WE=1)。就每一個被存取的存儲單元而言,在負(fù)載波形運(yùn)算期間存儲的一個二進(jìn)制字就被傳送到IC8,即DAC762

1。這種傳送使IC8這一DAC(數(shù)-模變換器)提供波形中的一個輸出點(diǎn)。VFC使IC9對所有可能的地址進(jìn)行計數(shù)。當(dāng)存儲器對所有可能的地址排序后,IC11使計數(shù)器IC9復(fù)位。當(dāng)IC9復(fù)位到0時,波形就開始重復(fù)出現(xiàn)了。因此,每個波形都由2048個數(shù)據(jù)點(diǎn)組成。數(shù)據(jù)點(diǎn)數(shù)N和時鐘頻率C控制著任意波形的頻率:fANG=1/NTc,式中Tc是時鐘頻率的周期。

IC2、IC3和IC4組成一個可通過并行端口調(diào)節(jié)時鐘頻率C的電路。時鐘頻率C控制任意波形的頻率。IC4是一塊VFC110型VFC芯片,它的輸出頻率直接與其輸入電壓成正比。當(dāng)最大輸入電壓為10V時,VFC110的輸出頻率為4MHz。IC3輸出0~10V的電壓,因此可在接近0Hz~4MHz的范圍內(nèi)進(jìn)行頻率控制。IC3的輸出電壓可通過并行端口來編程,從而可由計算機(jī)來控制時鐘頻率。所以,該電路提供的頻率范圍為7.6Hz(1/2048×64μs)~125kHz (1/32×250ns)。圖2示出了該電路輸出的各種樣式的波形。

11.jpg

圖1 借助于Visual Basic軟件和幾塊IC,一臺計算機(jī)的并行端口就可構(gòu)成一個有效的任意波形發(fā)

22.jpg



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉