新聞中心

EEPW首頁 > 汽車電子 > 設計應用 > 汽車信息娛樂應用中PLD管理圖像數據

汽車信息娛樂應用中PLD管理圖像數據

作者: 時間:2011-07-04 來源:網絡 收藏
在MachXO2 器件中實現7:1 LVDS的實例

本文引用地址:http://butianyuan.cn/article/197376.htm

  可編程邏輯器件MachXO2具有特定功能的架構,支持7:1 LVDS接口。這些特性包括高性能的LVDS I/O緩沖器、雙數據速率(DDR)I/O寄存器,匹配邏輯和具有專用3.5時鐘分頻器的高精度鎖相環(huán)。這些特性和功能提供了一套完整的解決方案。MachXO2器件提供了多達21個數據通道。圖2顯示了接收器和發(fā)送器的四個數據通道。

  

  圖2 在MachXO2中的接收器和發(fā)送器

  在此圖中,MachXO2器件的接收模塊接收四個數據通道,以及通過LVDS I/O緩沖器的時鐘。這些緩沖器可以運行高達303兆赫(606 Mbps),支持高分辨率,顯示刷新速率高達85 MHz的像素速率(SXGA)。 PLL是用3.5乘以時鐘。然后通過一個低偏移邊緣的時鐘網至DDR捕獲寄存器來分配較快的移相時鐘(ECLK)。LVDS的數據送入具有7:1匹配功能的DDR寄存器。這個匹配使得I/O數據與高速EDGE時鐘(ECLK)解多路復用,然后至較慢速度的FPGA時鐘頻率(SCLK)。

  這個7:1 LVDS的解決方案包括自動對齊PLL輸出時鐘到最佳位置,用于對輸入LVDS數據流采樣,為自動對齊可編程邏輯器件的時鐘至輸入數據字添加邏輯。這些“軟”的邏輯與“硬”資源相呼應,提供完整的顯示接口解決方案。

  MachXO2 的發(fā)送模塊接收28位并行數據和快速的DDR時鐘(ECLK)。并行數據送入到具有7:1匹配功能的顯示I / O邏輯單元。匹配功能使得具有低速系統時鐘(SCLK)的輸入數據復用至更高速度的DDR輸出邊緣時鐘速率(ECLK)。

  總結

  用許多圖像源(幾個攝像機)來增加數字內容,后座顯示屏和導航系統正在進入主流市場。

  在圖像應用方面,由于成本和功耗的優(yōu)勢,預計7:1 LVS接口將依然流行,例如車載信息娛樂系統。

  MachXO2器件可以部署在汽車輔助駕駛系統來管理來自攝像機的圖像的顯示和操作(縮放,旋轉等)。MachXO2器件可以從一臺攝像機到其他攝像機顯示圖像之間進行動態(tài)切換,或將兩者組合在一起。


上一頁 1 2 下一頁

評論


相關推薦

技術專區(qū)

關閉