新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 可能會(huì)對(duì)高速數(shù)據(jù)傳輸造成損害的因素以及測(cè)試過程分析

可能會(huì)對(duì)高速數(shù)據(jù)傳輸造成損害的因素以及測(cè)試過程分析

作者: 時(shí)間:2017-01-12 來(lái)源:網(wǎng)絡(luò) 收藏

多年來(lái),寬同步并行總線已成為數(shù)字設(shè)備之間進(jìn)行數(shù)據(jù)交換的主要技術(shù)手段。通過并行移動(dòng)多個(gè)比特,這些數(shù)據(jù)總線技術(shù)好像比串行(順序)傳輸技術(shù)的通信速度更快。但遺憾的是,并行總線定時(shí)同步(時(shí)滯)在時(shí)鐘頻率和數(shù)據(jù)傳輸率較高時(shí)存在嚴(yán)重的問題,這明顯限制了并行總線傳輸?shù)乃俣取?/h3>此外,這一技術(shù)在支持長(zhǎng)距離、實(shí)施成本和最終用戶成本方面也面臨重大挑戰(zhàn)。通過比較,串行總線只發(fā)送一個(gè)比特流并具有“自時(shí)鐘”機(jī)制,因此數(shù)據(jù)和時(shí)鐘之間沒有時(shí)序偏差(即同時(shí)傳輸?shù)谋忍氐竭_(dá)時(shí)間之差)。借助串行傳輸,消除了信號(hào)同步問題,而且整體性能更強(qiáng)。

然而,隨著技術(shù)進(jìn)步,這個(gè)性能障礙得到解決,另一個(gè)問題又出現(xiàn)在人們面前。速度更快的新技術(shù)在化解此項(xiàng)挑戰(zhàn)的同時(shí),也使設(shè)計(jì)更趨復(fù)雜,而且持續(xù)變化的標(biāo)準(zhǔn)也產(chǎn)生了更多新的設(shè)計(jì)難題,這會(huì)妨礙產(chǎn)品快速上市并增加開發(fā)成本。包括 PCI-Express、XAUI、RapidIO、USB, HDMI 和 SATA 在內(nèi)的一些新的串行數(shù)據(jù)總線架構(gòu)所帶來(lái)的數(shù)據(jù)處理量比幾年前要大好幾個(gè)數(shù)量級(jí)。
為了確保產(chǎn)品開發(fā)的所有階段之間的交互操作性,標(biāo)準(zhǔn)化勢(shì)在必行。領(lǐng)先的技術(shù)公司已經(jīng)將2.5-Gbit/s 和 3-Gbit/s的設(shè)計(jì)產(chǎn)品化,而5-Gbit/s 技術(shù)也即將面世,同時(shí),10Gbs 已經(jīng)用于網(wǎng)絡(luò)通信的設(shè)計(jì)。在如此復(fù)雜多變的環(huán)境下,工程師極需一些測(cè)試解決方案,幫助其迅速輕松地發(fā)現(xiàn)和糾正設(shè)計(jì)中的問題。在此,泰克提供了完備的串行數(shù)據(jù)測(cè)試解決方案,有助于工程師開發(fā)產(chǎn)品,并能夠確保符合最新的串行數(shù)據(jù)測(cè)試要求。


測(cè)試高速串行數(shù)據(jù)總線


在設(shè)計(jì)過程中,工程師需要確認(rèn)高速串行總線能夠正確傳送數(shù)據(jù),同時(shí)串行傳輸問題也不會(huì)給其他系統(tǒng)元件帶來(lái)不利影響。最新標(biāo)準(zhǔn)具有更快的邊緣速率和更窄的數(shù)據(jù)脈沖,對(duì)驗(yàn)證、調(diào)試和測(cè)試過程提出了一些獨(dú)特且嚴(yán)格的要求。

隨著數(shù)千兆數(shù)據(jù)傳輸率在數(shù)字系統(tǒng)中屢見不鮮,信號(hào)完整性(即集成電路正確運(yùn)行所具備的信號(hào)質(zhì)量)也逐漸成為設(shè)計(jì)人員關(guān)注的重點(diǎn)。數(shù)據(jù)流中一個(gè)比特的錯(cuò)誤都會(huì)對(duì)指令或數(shù)據(jù)交換處理的結(jié)果產(chǎn)生巨大的影響。

可能會(huì)對(duì)傳輸信號(hào)質(zhì)量造成損害的因素包括:


千兆信號(hào)速度:超高速傳輸率、低電壓差分信號(hào)和多級(jí)信號(hào)傳輸更容易引起信號(hào)完整性問題、差分時(shí)滯、噪音和模擬干擾的問題。由于串行總線可以為單通道架構(gòu),也可以為多通道架構(gòu)以提升數(shù)據(jù)量,此時(shí)將造成整體設(shè)計(jì)更復(fù)雜并可能引起通道時(shí)滯定時(shí)干擾問題。


抖動(dòng):由于較高的數(shù)據(jù)速率和嵌入的時(shí)鐘的影響,現(xiàn)代串行設(shè)備會(huì)很容易受到抖動(dòng)的影響,抖動(dòng)會(huì)產(chǎn)生傳輸錯(cuò)誤并導(dǎo)致比特差錯(cuò)率,性能下降。抖動(dòng)通常使信號(hào)偏離理想的時(shí)間。抖動(dòng)通常源自串?dāng)_、系統(tǒng)噪音、同步開關(guān)輸出和一些其他的常見干擾信號(hào)。


傳輸線影響:傳輸線作為電源和信號(hào)傳輸?shù)闹薪?,可以是?jiǎn)單的無(wú)源線路元件,如電線、電纜和芯片印刷電路板(PCB)互連。借助串行數(shù)據(jù)技術(shù),信號(hào)發(fā)送器、傳輸線和接收器共同構(gòu)成了串行數(shù)據(jù)網(wǎng)絡(luò)。而由此帶來(lái)的傳輸效應(yīng)(如反射和阻抗不連續(xù))會(huì)嚴(yán)重影響信號(hào)質(zhì)量并導(dǎo)致傳輸錯(cuò)誤。


噪音:噪音是在采樣數(shù)據(jù)中出現(xiàn)的任何多余的信號(hào)。噪音來(lái)自外源(如 AC 電源線)和內(nèi)源(如數(shù)字時(shí)鐘、微處理器和開關(guān)電源)。噪音可能是瞬時(shí)的,或者是寬帶隨機(jī)噪音,但都會(huì)引起抖動(dòng)和信號(hào)完整性問題。


帶有嵌入式時(shí)鐘的高速數(shù)字信號(hào)具有越來(lái)越像模擬系統(tǒng)的特征,使設(shè)計(jì)驗(yàn)證和系統(tǒng)集成面臨更嚴(yán)峻的挑戰(zhàn)。由于信號(hào)即使在很小的失真或抖動(dòng)下都可能使系統(tǒng)變得不穩(wěn)定,這令用戶在各種條件下實(shí)施精確驗(yàn)證、特征描述和強(qiáng)度測(cè)試都要面臨新的問題。

高速串行數(shù)據(jù)測(cè)試過程

受消費(fèi)需求的推動(dòng),設(shè)計(jì)工程師經(jīng)常需要將新功能集成到采用領(lǐng)先技術(shù)的系統(tǒng)設(shè)計(jì)中。為了便于工程師使用,每種串行數(shù)據(jù)技術(shù)的設(shè)計(jì)和操作都會(huì)在唯一的標(biāo)準(zhǔn)文檔中進(jìn)行定義,該文檔通常由行業(yè)委員會(huì)編寫。每個(gè)標(biāo)準(zhǔn)還必需經(jīng)過專業(yè)測(cè)量和一致性測(cè)試過程,這就給現(xiàn)有復(fù)雜的設(shè)計(jì)任務(wù)又增加了新的工作。這些標(biāo)準(zhǔn)針對(duì)高速數(shù)據(jù)信號(hào)傳輸和編碼、封裝、時(shí)鐘嵌入、傳輸屬性和一致性測(cè)試過程。設(shè)計(jì)人員根據(jù)明確的高速串行技術(shù)標(biāo)準(zhǔn)和測(cè)試程序,方能夠創(chuàng)造出具有良好互操作性的產(chǎn)品。

典型的高速串行數(shù)據(jù)測(cè)試過程包括:


  • 設(shè)計(jì)驗(yàn)證:設(shè)計(jì)和測(cè)試工程師需要驗(yàn)證其設(shè)計(jì)在實(shí)際的操作中是否符合設(shè)計(jì)仿真、技術(shù)指標(biāo)以及具有全部功能。這需要在現(xiàn)實(shí)和極限強(qiáng)度條件下進(jìn)行全面的特征描述、調(diào)試和分析。


  • 特征描述:在元件的初始測(cè)試中,設(shè)計(jì)人員將描述性能特征,從而確定信號(hào)行為是否符合規(guī)范。通常需要進(jìn)行大量地精確測(cè)量,從而確定高速總線是否工作正常。特征描述通常包括測(cè)量上升/下降時(shí)間、邊緣到邊緣時(shí)間、抖動(dòng)和抖動(dòng)容限、信號(hào)路徑的時(shí)滯、總線建立時(shí)間和數(shù)據(jù)路徑變化。

  • 排除故障:對(duì)于任何被發(fā)現(xiàn)的特征描述或操作問題,工程師都需要進(jìn)行調(diào)試并查出故障或異常條件,如硬件時(shí)間、串?dāng)_、信號(hào)質(zhì)量和/或軟件設(shè)計(jì)問題等。

  • 一致性測(cè)試:為確保多個(gè)供應(yīng)商和產(chǎn)品之間能夠即插即用,相互兼容,設(shè)計(jì)師必需確認(rèn)最終設(shè)計(jì)符合行業(yè)特定的串行數(shù)據(jù)標(biāo)準(zhǔn)。一致性測(cè)試是一個(gè)復(fù)雜且比較耗費(fèi)時(shí)間的環(huán)節(jié),而且通常需要高級(jí)測(cè)試和分析功能。在串行標(biāo)準(zhǔn)的一致性測(cè)試規(guī)范中,通常包括幅度、定時(shí)、抖動(dòng)、阻抗和眼圖測(cè)量。


通常工程師需要全面評(píng)估芯片和系統(tǒng)性能。在千兆赫速度下,抖動(dòng)、發(fā)射器和接收器之間的阻抗不連續(xù),或者硬件和軟件之間的系統(tǒng)級(jí)干擾都會(huì)引起定時(shí)問題。每個(gè)設(shè)計(jì)階段都需要全方位的分析工具進(jìn)行更深入的觀察,進(jìn)而全面描述特征并發(fā)現(xiàn)隔離邊緣設(shè)計(jì)或系統(tǒng)影響。

領(lǐng)先的設(shè)計(jì)、縮短產(chǎn)品開發(fā)周期、擴(kuò)展供應(yīng)鏈和符合特定技術(shù)標(biāo)準(zhǔn)都必需要通過優(yōu)秀的驗(yàn)證和測(cè)試工具實(shí)現(xiàn)。借助先進(jìn)的數(shù)據(jù)分析能力,泰克的測(cè)試和測(cè)量?jī)x器是用戶在開發(fā)過程早期發(fā)現(xiàn)設(shè)計(jì)問題,縮短串行數(shù)據(jù)產(chǎn)品的設(shè)計(jì)周期,加快進(jìn)入市場(chǎng)的時(shí)間以及降低成本的有效手段。敬請(qǐng)關(guān)注下一篇博文:主要的高速串行接口技術(shù)及測(cè)試解決方案


評(píng)論


技術(shù)專區(qū)

關(guān)閉