新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > VGA的驅(qū)動顯示以及邏輯分析儀的使用

VGA的驅(qū)動顯示以及邏輯分析儀的使用

作者: 時間:2017-10-11 來源:網(wǎng)絡(luò) 收藏

Zedboard的接口框圖如下:

本文引用地址:http://www.butianyuan.cn/article/201710/365508.htm

掛在PL側(cè)的模塊有HDMI、、OLED等,下面將詳細(xì)介紹在Zedboard上驅(qū)動的過程,開發(fā)環(huán)境為Vivado 2016.2。Zedboard是通過權(quán)電阻網(wǎng)絡(luò)來搭建的DAC電路,

關(guān)于的驅(qū)動原理,請看下面的時序圖:

程序中就是通過計數(shù)器來模擬產(chǎn)生行、場同步信號。這里主要介紹下Vivado的開發(fā)流程。Vivado下新建工程,選擇開發(fā)板Zedboard,如圖:

將修改好的工程代碼都加進(jìn)來,這里通過clock Wizard重新生成所需要的時鐘,方法和quartus大同小異,移植好的工程如圖:

然后執(zhí)行Run Synthesis、Run ImplementaTIon和Generate Bitstream就可以生成.Bit文件下載到FPGA里了。這里我又想用下在線的功能,那么首先需要在代碼里對需要查看波形的信號前加(* mark_debug=ture *),就算該信號在工程中沒有連接,也不會別編譯器優(yōu)化掉。如圖:

我們將要在中觀察VGA的紅、綠、藍(lán)信號。選擇Set Up Debug,將感興趣的信號加進(jìn)來。

注意時鐘域別弄錯了,設(shè)置好后,我們發(fā)現(xiàn)RTL視圖里多了調(diào)試模塊

然后在Hardware Manager中執(zhí)行 Open Target,連接上目標(biāo)開發(fā)板后,Program device,下載完后,窗口就會自動出來。

最后的顯示效果如下:



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉