新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 高速數(shù)據(jù)采集系統(tǒng)的電源設計研究

高速數(shù)據(jù)采集系統(tǒng)的電源設計研究

作者: 時間:2018-08-13 來源:網(wǎng)絡 收藏

摘 要:以基于FPGA Virtex Ⅱ—PRO的高速數(shù)據(jù)采集系統(tǒng)為例,詳細研究了附和高速A/D采樣芯片電源系統(tǒng)的需求和功耗,對低電壓電源系統(tǒng)的三種不同實現(xiàn)方式進行了分析和研究,給出了系統(tǒng)解決方案。本文提出的高速數(shù)據(jù)采集系統(tǒng)的電源設計方案,比較好的解決了該系統(tǒng)的供電問題,并在實際應用中驗證了該方案的有效性和穩(wěn)定性。

本文引用地址:http://butianyuan.cn/article/201808/386451.htm

高速數(shù)據(jù)采集系統(tǒng)的電源設計研究_王超.rar
d2964a2843c9c4716df4e0f470dc95b2.rar(195.10 KB)


關鍵詞:

評論


相關推薦

技術專區(qū)

關閉