新聞中心

EEPW首頁 > 智能計算 > 高端訪談 > 高精度的FPGA架構

高精度的FPGA架構

—— ——訪問萊迪思半導體亞太區(qū)事業(yè)發(fā)展總監(jiān) 陳英仁
作者: 時間:2018-12-03 來源: 收藏

無論是作為協(xié)處理器、獨立的處理單元亦或是簡單的橋接,只要客戶尋求的價值定位是創(chuàng)新、快速上市、低延遲、靈活的IO以及可編程性,FPGA就有其獨特的優(yōu)勢。靈活IO可以在不同的應用場景支持不同類別的甚至處理多個交互和融合。目前還在初步階段,我們預計神經網絡引擎需要可編程性持續(xù)演進和優(yōu)化。通用的MCU功耗和延遲一般會較高,加入固化的加速器雖然可以改善當下的性能,在未來幾年內不能持續(xù)優(yōu)化的缺陷會是個很大的限制。在新一版的CNN加速器IP, 我們針對了神經網絡的需求來優(yōu)化了DRAM存儲器帶寬使得ECP5的推理性能最多提升至2倍。

本文引用地址:http://butianyuan.cn/article/201812/395165.htm

隨著不斷火熱,IoT和智能市場將持續(xù)增長。物聯(lián)網世界的多樣性也將是FPGA靈活架構大放異彩的機會。因此在超低功耗、低成本、小尺寸的iCE40 UltraPlus上,我們也推出了輕量化CNN來滿足更靈活的性能、精度、功耗的平衡與取舍。盡管輕量化CNN比之前推出的二值神經網絡(BNN)功耗稍高,但是其精度和性能也更優(yōu)秀,CNN在業(yè)界的接受度也比BNN更為廣泛。

1543820846149385.jpg

萊迪思半導體亞太區(qū)事業(yè)發(fā)展總監(jiān) 陳英仁



關鍵詞: AI 傳感器

評論


相關推薦

技術專區(qū)

關閉